講演名 2012-10-19
差動重複入力に基づく9ビット/10MSps逐次比較ADCの開発(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
陳 功, 張 宇, 董 青, 中武 繁寿, 楊 波, 李 静,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本研究では、1.2V 9ビット/10MSps逐次比較型ADCを高精度化するためのプリチャージ方法を提案する。提案する変換メカニズムは電源電圧の2倍の入力範囲を達成する。我々は、動的なコンパレータに特別な設計を施し、またプレ変換における分配ステージ前に追加比較を導入する。65nm CMOSプロセスにおける設計した回路のシミュレーション結果では、INLとDNLはそれぞれ0.05と0.035LBで、総消費電力は0.504mWであった。
抄録(英) This paper presents a pre-charge V_-based method for 1.2V 9-bit 10MSps Successive Approximation Register (SAR) ADC. This conversion mechanism achieves the twice range of the input signal range beyond the supply voltage. We introduces a dynamic comparator with a special design and an additional comparison stage before each redistribution stage in the pre-conversion. The prototype was designed on 65nm CMOS technology. The simulation results shows INL and DNL 0.05 and 0.035LSB respectively. The ADC consumes a total energy of 0.504mW at a 1.2V supply and 10MSps.
キーワード(和) 逐次比較ADC / 2重入力範囲
キーワード(英) SAR-ADC / Double Input Ranage
資料番号 VLD2012-49,SIP2012-71,ICD2012-66,IE2012-73
発行日

研究会情報
研究会 VLD
開催期間 2012/10/11(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 ENG
タイトル(和) 差動重複入力に基づく9ビット/10MSps逐次比較ADCの開発(システムLSIの応用と要素技術,プロセッサ,DSP,画像処理技術及び一般)
サブタイトル(和)
タイトル(英) A 9-bit 10MSps SAR ADC with Double Input Range for Supply Voltage
サブタイトル(和)
キーワード(1)(和/英) 逐次比較ADC / SAR-ADC
キーワード(2)(和/英) 2重入力範囲 / Double Input Ranage
第 1 著者 氏名(和/英) 陳 功 / Gong CHEN
第 1 著者 所属(和/英) 北九州市立大学大学院国際環境工学研究科
School of Environmental Engineering, The University of Kitakyusyu
第 2 著者 氏名(和/英) 張 宇 / Yu ZHANG
第 2 著者 所属(和/英) 北九州市立大学大学院国際環境工学研究科
School of Environmental Engineering, The University of Kitakyusyu
第 3 著者 氏名(和/英) 董 青 / Qing DONG
第 3 著者 所属(和/英) 北九州市立大学大学院国際環境工学研究科
School of Environmental Engineering, The University of Kitakyusyu
第 4 著者 氏名(和/英) 中武 繁寿 / Shigetoshi NAKATAKE
第 4 著者 所属(和/英) 北九州市立大学大学院国際環境工学研究科
School of Environmental Engineering, The University of Kitakyusyu
第 5 著者 氏名(和/英) 楊 波 / Bo YANG
第 5 著者 所属(和/英) (株)設計アルゴリズム研究所
Design Algorithm Labratory, Inc.
第 6 著者 氏名(和/英) 李 静 / Jing LI
第 6 著者 所属(和/英) (株)設計アルゴリズム研究所
Design Algorithm Labratory, Inc.
発表年月日 2012-10-19
資料番号 VLD2012-49,SIP2012-71,ICD2012-66,IE2012-73
巻番号(vol) vol.112
号番号(no) 245
ページ範囲 pp.-
ページ数 5
発行日