講演名 2012-06-14
SVD-MIMO-OFDMシステムにおける特異値分解プロセッサの高速・低消費電力化設計(スマートパーソナルシステム,一般)
岩泉 洋紀, 吉澤 真吾, 宮永 喜一,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では,SVD-MIMO-OFDMシステムの実現に必要な特異値分解及びフィードバック行列の圧縮・再構成を行うプロセッサを提案する.SVD-MIMOとはビームフォーミング伝送によりストリーム間干渉を抑制し,MIMOシステムの通信品質を大幅に改善することができる伝送方式である.従来の特異値分解プロセッサは計算に多くの時間を要するため実時間処理には不向きであった.提案プロセッサは設計にASIPアーキテクチャを用い,複数の浮動小数点演算器(FPU)を並列化し,複素行列演算に特化した演算命令を用意することで回路の処理効率化,高速・低消費電力化及び実時間処理を実現した,
抄録(英) In this paper, we propose a processor for singular value decomposition (SVD) and compression/reconstruction of feedback matrix, which is mandatory for SVD - multiple-input multiple-output - orthogonal frequency division multiplexing(MIMO-OFDM) systems. The SVD-MIMO is a transmission method, which can suppress multi-stream interference and improve communication quality by beamforming. Because of high calculation cost, any conventional SVD processors are unsuitable for real-time processing. We have employed an application specific instruction-set processor(ASIP) architecture and have realized the high-speed/low-power design and realtime processing by the parallelization of floating point unit(FPU) and arithmetic instructions specialized in complex matrix operations.
キーワード(和) SVD-MIMO / 特異値分解 / ASIP / FPU
キーワード(英) SVD-MIMO / Singular value decomposition / ASIP / FPU
資料番号 SIS2012-3
発行日

研究会情報
研究会 SIS
開催期間 2012/6/7(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Smart Info-Media Systems (SIS)
本文の言語 JPN
タイトル(和) SVD-MIMO-OFDMシステムにおける特異値分解プロセッサの高速・低消費電力化設計(スマートパーソナルシステム,一般)
サブタイトル(和)
タイトル(英) High-Speed and Low-Power Design of a Singular Value Decomposition Processor for SVD-MIMO-OFDM Systems
サブタイトル(和)
キーワード(1)(和/英) SVD-MIMO / SVD-MIMO
キーワード(2)(和/英) 特異値分解 / Singular value decomposition
キーワード(3)(和/英) ASIP / ASIP
キーワード(4)(和/英) FPU / FPU
第 1 著者 氏名(和/英) 岩泉 洋紀 / Hiroki IWAIZUMI
第 1 著者 所属(和/英) 北海道大学大学院情報科学研究科
Graduate School of Information Science and Technology, Hokkaido University
第 2 著者 氏名(和/英) 吉澤 真吾 / Shingo YOSHIZAWA
第 2 著者 所属(和/英) 北見工業大学工学部電気電子工学科
Faculty of Engineering, Kitami Institute of Technology
第 3 著者 氏名(和/英) 宮永 喜一 / Yoshikazu MIYANAGA
第 3 著者 所属(和/英) 北海道大学大学院情報科学研究科
Graduate School of Information Science and Technology, Hokkaido University
発表年月日 2012-06-14
資料番号 SIS2012-3
巻番号(vol) vol.112
号番号(no) 78
ページ範囲 pp.-
ページ数 6
発行日