講演名 2012-06-14
改良型WEBアルゴリズムのハードウエア実装(スマートパーソナルシステム,一般)
佐藤 友暁, 今田 智也, モングノウル ピシェット, 深瀬 政秋,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) スマートフォンの普及によって,モバイル通信容量の限界が近づいている.この問題の解決策の一つとして,公衆無線LANの使用によるトラフィックの分散化である.公衆無線LANの暗号方式としてWEP (Wired Equivalent Privacy)は広く使用されている.しかしWEPの暗号の解読法は広く知られて,解読方法によっては数秒の処理時間で暗号の解読が可能である.特にスマートフォンの通信は個人情報や重要な情報を扱うため,暗号強度の強化は不可欠である.この問題に対し,我々は従来のWEPと互換性を有しながら暗号強度を強化したアルゴリズムを提案した.このアルゴリズムはソフトウエアでの評価のみでハードウエア上では評価されていない.本稿ではこのアルゴリズムをFPGA上に実装し,ハードウエア量を従来のWEPと比較する.その結果,ハードウエア量がほとんど増加せずに暗号強度の強化が可能であることを明らかにする.
抄録(英) The spread of a smart phone makes the traffic capacity stringent of mobile communications. One way of solving the problem of traffic capacity is the use of a public Wi-Fi LAN. The majority of public Wi-Fi LANs are used WEP (Wired Equivalent Privacy) as a cipher. Nevertheless, the method of deciphering WEP has afready been clarified. Some deciphering programs can execute deciphering of WEP in several seconds. Especially, the communications of a smart phone treats the private information mean that increasing the cipher strength is important. To solve this problem, the improved WEP has been proposed. The features of the improved WEP are a compatible algorithm with WEP and strengthening of cipher strength. In this paper, the improved WEP is implemented on a FPGA. Then, the number of elements and registers of the improved WEP is compared with that of WEP. As a result, it is clarified that it hardly increases.
キーワード(和) WEP / 無線LAN / 暗号強度 / 初期値 / FPGA
キーワード(英) WEP / Wi-Fi networks / Cipher strength / Initial value / FPGA
資料番号 SIS2012-1
発行日

研究会情報
研究会 SIS
開催期間 2012/6/7(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Smart Info-Media Systems (SIS)
本文の言語 JPN
タイトル(和) 改良型WEBアルゴリズムのハードウエア実装(スマートパーソナルシステム,一般)
サブタイトル(和)
タイトル(英) FPGA Implementation of the Improved WEP Algorithm
サブタイトル(和)
キーワード(1)(和/英) WEP / WEP
キーワード(2)(和/英) 無線LAN / Wi-Fi networks
キーワード(3)(和/英) 暗号強度 / Cipher strength
キーワード(4)(和/英) 初期値 / Initial value
キーワード(5)(和/英) FPGA / FPGA
第 1 著者 氏名(和/英) 佐藤 友暁 / Tomoaki SATO
第 1 著者 所属(和/英) 弘前大学総合情報処理センター
C&C Systems Center, Hirosaki University
第 2 著者 氏名(和/英) 今田 智也 / Tomoya IMADA
第 2 著者 所属(和/英) 弘前大学理工学部
Faculty of Science and Technology, Hirosaki University
第 3 著者 氏名(和/英) モングノウル ピシェット / Phichet MOUNGNOUL
第 3 著者 所属(和/英) モンクット王工科大学ラカバン校工学部
Faculty of Engineering, KMITL
第 4 著者 氏名(和/英) 深瀬 政秋 / Masa-aki FUKASE
第 4 著者 所属(和/英) 弘前大学大学院理工学研究科
Graduate School of Science and Technology, Hirosaki University
発表年月日 2012-06-14
資料番号 SIS2012-1
巻番号(vol) vol.112
号番号(no) 78
ページ範囲 pp.-
ページ数 5
発行日