講演名 | 2011-11-28 光再構成ゲートアレイの再構成速度調整手法(最適化技術・高信頼化技術,デザインガイア2011-VLSI設計の新しい大地-) 余座 貴志, 渡邊 実, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 近年,高速に再構成が可能なデバイスへの注目が高まってきている.そのような流れの中で,我々はレーザアレイ,ホログラムメモリ,ゲートアレイVLSIの3つの要素で構成される光再構成型ゲートアレイ(Optically Reconfigurable Gate Array:ORGA)の研究開発を進めている.このデバイスでは,再構成回路の情報を2次元の光バスを介して転送する為,回路を高速に再構成することが可能である.従来の手法では,コンテキスト毎の最適な再構成時間が異なるが故に,ワーストケース(最長)の再構成時間であるコンテキストの再構成時間に全てのコンテキストの再構成時間を適用しなければならなかった.つまり,高速に回路の再構成が可能であるという光再構成型ゲートアレイの利点が損なわれていた.そこで,この問題を打開すべく,ホログラムメモリにアナログ的な時間情報を追加し,各コンテキストの再構成時間を最適化する,「再構成速度調整手法」を提案する. |
抄録(英) | Recently, demands of implementing larger scale functions for an integrated circuit are increased. However, the progress of VLSI technologies is slowing down because current miniaturization of transistors is atomic scale. Therefore, optically reconfigurable gate arrays (ORGAs) that can realize dynamic reconfiguration have been developed as an alternative technology of current integrated circuits. The ORGAs consists of a holographic memory, a laser array, and a gate array VLSI. The ORGAs can be dynamically reconfigured by using such optical components. Under such conventional ORGAs, the worst-case reconfiguration time was applied for all configuration procedures although each configuration time is different from each other depending on the number of bright bits. So, the previous ORGA can not fully exploit its reconfiguration performance. Therefore, this paper proposes a configuration speed adjustment method on ORGAs to optimize each reconfiguration period. |
キーワード(和) | 光再構成型ゲートアレイ / FPGA / ホログラムメモリ / 再構成デバイス |
キーワード(英) | Optically reconfigurable gate arrays / FPGAs / holographic memories / Reconfigurable devices |
資料番号 | RECONF2011-43 |
発行日 |
研究会情報 | |
研究会 | RECONF |
---|---|
開催期間 | 2011/11/21(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Reconfigurable Systems (RECONF) |
---|---|
本文の言語 | JPN |
タイトル(和) | 光再構成ゲートアレイの再構成速度調整手法(最適化技術・高信頼化技術,デザインガイア2011-VLSI設計の新しい大地-) |
サブタイトル(和) | |
タイトル(英) | A configuration speed adjustment method on ORGAs |
サブタイトル(和) | |
キーワード(1)(和/英) | 光再構成型ゲートアレイ / Optically reconfigurable gate arrays |
キーワード(2)(和/英) | FPGA / FPGAs |
キーワード(3)(和/英) | ホログラムメモリ / holographic memories |
キーワード(4)(和/英) | 再構成デバイス / Reconfigurable devices |
第 1 著者 氏名(和/英) | 余座 貴志 / Takashi YOZA |
第 1 著者 所属(和/英) | 静岡大学工学部 Shizuoka University |
第 2 著者 氏名(和/英) | 渡邊 実 / Minoru WATANABE |
第 2 著者 所属(和/英) | 静岡大学工学部 Shizuoka University |
発表年月日 | 2011-11-28 |
資料番号 | RECONF2011-43 |
巻番号(vol) | vol.111 |
号番号(no) | 323 |
ページ範囲 | pp.- |
ページ数 | 5 |
発行日 |