講演名 2011-09-27
再構成型プロセッサDS-HIEにおける電力計測プログラムによる性能評価(アプリケーション)
田尾 恭平, 玉置 貴俊, 谷川 一哉, 弘中 哲夫,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年,新しい電力網としてスマートグリッドが注目されており,それを実現する手段として,スマートメータが盛んに開発されている.しかし,従来電力計で用いられていたCPUでは電力計測プログラムを処理するだけの性能しか持たなかったため,様々なサービスを提供するスマートメータを実現するにはCPUの処理能力が不足している.ここでは能力増強の手段として,様々なサービスにも柔軟に対応できる再構成型プロセッサDS-HIEを用いることにした.また,スマートメータといった組み込み機器の面積制約として,DS-HIEプロセッサの面積をCPUの数倍程度に抑える必要があるため,コンパイラを用いて性能を評価することで,目標とする面積内で最も高い性能を出せる構成を求めた.その結果,NANDゲート換算の面積が6000から80000の範囲のとき,CPU単体の実行時間を35.01%から35.85%削減することができた.また,面積が6000,7000,8000,20000のときはそれぞれディジット幅4,2,8,1の演算器が最も高い性能を出せる構成であることがわかった.この評価結果より,電力計測プログラムをDS-HIEプロセッサで実装することの有効性を示すことができた.
抄録(英) In recent years, smart grid has been emerging as a new power network. As the smart grid needs a smart meter, it has been developed actively. However, a CPU in a wattmeter carried out only power monitoring programs, the CPU doesn't have enough performance as the CPU for a smart meter with various services. We decided to use reconfigurable processor DS-HIE with CPU to support various services. Further since the chip area limit is severe, it needs to keep the chip area of DS-HIE processor less than several times over conventional chip area. In this paper, we investigate DS-HIE processor suitable for power monitoring programs, and evaluated its performance. As a result, the CPU with suitable DS-HIE processor reduced 35.01 - 35.85% execution time compared with execution on only CPU, and the additional chip area counted by NAND gate were 6,000 to 80,000 counts, respectively. Further, the suitable digit widths of operation unit were 4 bits, 2 bits, 8 bits, and 1 bit according to the gate counts 6,000, 7,000, 8,000 and 20,000 respectively.
キーワード(和) 電力計測プログラム / 再構成型プロセッサ / DS-HIE
キーワード(英) Power Monitoring Programs / Reconfigurable Processor / DS-HIE
資料番号 RECONF2011-36
発行日

研究会情報
研究会 RECONF
開催期間 2011/9/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) 再構成型プロセッサDS-HIEにおける電力計測プログラムによる性能評価(アプリケーション)
サブタイトル(和)
タイトル(英) Performance Evaluation of Power Monitoring Programs on Reconfigurable Processor DS-HIE
サブタイトル(和)
キーワード(1)(和/英) 電力計測プログラム / Power Monitoring Programs
キーワード(2)(和/英) 再構成型プロセッサ / Reconfigurable Processor
キーワード(3)(和/英) DS-HIE / DS-HIE
第 1 著者 氏名(和/英) 田尾 恭平 / Kyohei TAO
第 1 著者 所属(和/英) 広島私立大学大学院情報科学研究科
Graduate School of Information Sciences, Hiroshima City University
第 2 著者 氏名(和/英) 玉置 貴俊 / Takatoshi TAMAOKI
第 2 著者 所属(和/英) 広島私立大学大学院情報科学研究科
Graduate School of Information Sciences, Hiroshima City University
第 3 著者 氏名(和/英) 谷川 一哉 / Kazuya TANIGAWA
第 3 著者 所属(和/英) 広島私立大学大学院情報科学研究科
Graduate School of Information Sciences, Hiroshima City University
第 4 著者 氏名(和/英) 弘中 哲夫 / Tetsuo HIRONAKA
第 4 著者 所属(和/英) 広島私立大学大学院情報科学研究科
Graduate School of Information Sciences, Hiroshima City University
発表年月日 2011-09-27
資料番号 RECONF2011-36
巻番号(vol) vol.111
号番号(no) 218
ページ範囲 pp.-
ページ数 6
発行日