講演名 | 2011-09-26 ハードウェア設計のためのモデルコンパイラ開発と実証実験 : UMLステートマシン図からのハードウェア記述言語の生成(設計技術・アーキテクチャ) 狩野 大樹, 山崎 亮太, 清水 尚彦, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本論文では,UMLクラス図,UMLアクティビティ図,UMLステートマシン図から,論理合成可能なハードウェア記述言語の自動生成を行うUMLモデルコンパイラの開発と,それを用いた実証実験について述べる.我々は,UMLステートマシン図とNSL言語を対応させるルールを示す.また,このルールに基づいて,ステートマシン図からNSL記述を生成するUMLモデルコンパイラSTA2NSLを開発した.UMLステートマシン図には,ハードウェアの動作の状態を記述する.我々はこの手法を用いて,状態遷移を必要とするハードウェアを設計し,生成されるハードウェア記述の論理が正常であることを実証する. |
抄録(英) | This paper describes the UML modeling compiler and operation test using that. The UML modeling compiler performs automatic creation of the hardware description language which can be logic synthesis using the UML class diagrams and the UML activity diagrams and the UML state machine diagrams, and it performs hard- ware design all with the system level. We show the rule to make the UML state machine diagram correspond to the NSL language. In this rule, we developed UML modeling compiler STA2NSL which generates NSL detail from state machine diagram. We detail operation state of hardware to UML state machine diagram. We designed hardware which needs state transition using this way, and we verify to operate truly. |
キーワード(和) | UML / クラス図 / アクティビティ図 / ステートマシン図 / ハードウェア設計 / FPGA |
キーワード(英) | UML / Class Diagram / Activity Diagram / State Machine Diagram / Hardware Design / FPGA |
資料番号 | RECONF2011-27 |
発行日 |
研究会情報 | |
研究会 | RECONF |
---|---|
開催期間 | 2011/9/19(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Reconfigurable Systems (RECONF) |
---|---|
本文の言語 | JPN |
タイトル(和) | ハードウェア設計のためのモデルコンパイラ開発と実証実験 : UMLステートマシン図からのハードウェア記述言語の生成(設計技術・アーキテクチャ) |
サブタイトル(和) | |
タイトル(英) | Development Modeling Compiler and Operation Test for the Hardware Design Generate HDL from UML State Machine Diagram |
サブタイトル(和) | |
キーワード(1)(和/英) | UML / UML |
キーワード(2)(和/英) | クラス図 / Class Diagram |
キーワード(3)(和/英) | アクティビティ図 / Activity Diagram |
キーワード(4)(和/英) | ステートマシン図 / State Machine Diagram |
キーワード(5)(和/英) | ハードウェア設計 / Hardware Design |
キーワード(6)(和/英) | FPGA / FPGA |
第 1 著者 氏名(和/英) | 狩野 大樹 / Daiki KANO |
第 1 著者 所属(和/英) | 東海大学 Tokai University |
第 2 著者 氏名(和/英) | 山崎 亮太 / Ryota YAMAZAKI |
第 2 著者 所属(和/英) | 東海大学 Tokai University |
第 3 著者 氏名(和/英) | 清水 尚彦 / Naohiko SHIMIZU |
第 3 著者 所属(和/英) | 東海大学 Tokai University |
発表年月日 | 2011-09-26 |
資料番号 | RECONF2011-27 |
巻番号(vol) | vol.111 |
号番号(no) | 218 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |