講演名 2011-09-26
多電源電圧方式による動的再構成プロセッサの低消費電力化および電圧マッピング手法の提案(デバイスアーキテクチャ)
弘中 和衛, 天野 英晴,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) モバイル機器の多機能化にともない,低消費電力で高性能な処理性能を実現するアーキテクチャの必要性が高まっており,これを実現するための一手段として,粗粒度動的再構成プロセッサ(CGDRP)の注目がされている.本論文は,このCGDRPの消費電力の低減を目的に,多電源電圧DualVddと,異なる閾値電圧を持つセルを用いたDualVthを適用したCGDRPアーキテクチヤを提案し,電源電圧の割り当てとVthの適用の仕方によりどの程度低消費電力化できるかを検証した.
抄録(英) Increasing the number of functions in the mobile devices requires high perfomance architectures with low power consumption. Coarse-grained dynamically reconfigurable processor (CGDRP) is received an attetion as a way to fulfil these requirements. Here, we propose a CGDRP architecture with DualVdd/DualVth low-power techniques, and evaluate to find the most efficient Vdd and Vth assignment for target applications.
キーワード(和) 動的リコンフィギャラブルシステム / 低電力化 / 配置配線
キーワード(英) Dynamically Reconfigurable System / Low Power Design / Placement and Route
資料番号 RECONF2011-24
発行日

研究会情報
研究会 RECONF
開催期間 2011/9/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) 多電源電圧方式による動的再構成プロセッサの低消費電力化および電圧マッピング手法の提案(デバイスアーキテクチャ)
サブタイトル(和)
タイトル(英) Low Power Dynamically Reconfigurable Processor with Dual-Vdd/Dual-Vth and tis Optimization
サブタイトル(和)
キーワード(1)(和/英) 動的リコンフィギャラブルシステム / Dynamically Reconfigurable System
キーワード(2)(和/英) 低電力化 / Low Power Design
キーワード(3)(和/英) 配置配線 / Placement and Route
第 1 著者 氏名(和/英) 弘中 和衛 / Kazuei HIRONAKA
第 1 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of science and Technology, Keio University
第 2 著者 氏名(和/英) 天野 英晴 / Hideharu AMANO
第 2 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of science and Technology, Keio University
発表年月日 2011-09-26
資料番号 RECONF2011-24
巻番号(vol) vol.111
号番号(no) 218
ページ範囲 pp.-
ページ数 6
発行日