講演名 2011-09-26
低電力アクセラレータCMA-1におけるウェーブパイプラインの適用(デバイスアーキテクチャ)
小崎 信明, 安田 好宏, 斉藤 貴樹, 池淵 大輔, 木村 優之, 天野 英晴, 中村 宏, 宇佐美 公良, 並木 美太郎, 近藤 正章,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) CMA-1はチップサイズ2.1mm×4.2mmで65nmCMOSプロセスで製造され、レジスタを持たないデータ幅24ビットのPEを8×8の64個もつ組合せ回路で構成されるPEアレイと、データアクセスを制御するマイクロコントローラを持つ。これに大域的クロックゲーティングやDVFSを適応することで低電力で動作させることが可能である。今回このCMAにウェーブパイプラインを適用したときの電力性能の改善について報告する。PEアレイヘの供給電圧を下げたときに増加する遅延時間を利用して、マイクロコントローラの制御によりPEアレイにウェーブパイプラインを適用する。これにより、PEアレイヘの供給電圧を下げたときの、電力性能の下降を緩やかにした。
抄録(英) CMA(Cool Mega-Array)-1 is a prototype media accelerator consisting of a large PE array which includes 24bit 8 × 8 PEs without registers and a small micro-controller for data memory access. By reducing the overhead of clock tree and the using the benefit of voltage scaling, high degree of energy efficiency is achieved. A chip fabricated in 2.1mm × 4.2mm 65 nm CMOS and programming environment are available. Here, techniques on applying wavepipelining to CMA-1 are proposed and evaluated with a real chip. This technique achieved by controlling micro controller and suppresses the decrease of performance caused by lower the supply voltage for PE array.
キーワード(和) リコンフィギャラブルシステム / 低電力デザイン / 65nmCMOS / 実チップ評価
キーワード(英) Reconfigurable System / Low Power Design / 65nmCMOS / Real Chip Evaluation
資料番号 RECONF2011-22
発行日

研究会情報
研究会 RECONF
開催期間 2011/9/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) 低電力アクセラレータCMA-1におけるウェーブパイプラインの適用(デバイスアーキテクチャ)
サブタイトル(和)
タイトル(英)
サブタイトル(和)
キーワード(1)(和/英) リコンフィギャラブルシステム / Reconfigurable System
キーワード(2)(和/英) 低電力デザイン / Low Power Design
キーワード(3)(和/英) 65nmCMOS / 65nmCMOS
キーワード(4)(和/英) 実チップ評価 / Real Chip Evaluation
第 1 著者 氏名(和/英) 小崎 信明 / Nobuaki OZAKI
第 1 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of science and Technology, Keio University
第 2 著者 氏名(和/英) 安田 好宏 / Yoshihiro YASUDA
第 2 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of science and Technology, Keio University
第 3 著者 氏名(和/英) 斉藤 貴樹 / Yoshiki SAITOU
第 3 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of science and Technology, Keio University
第 4 著者 氏名(和/英) 池淵 大輔 / Daisuke IKEBUCHI
第 4 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of science and Technology, Keio University
第 5 著者 氏名(和/英) 木村 優之 / Masayuki KIMURA
第 5 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of science and Technology, Keio University
第 6 著者 氏名(和/英) 天野 英晴 / Hideharu AMANO
第 6 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of science and Technology, Keio University
第 7 著者 氏名(和/英) 中村 宏 / Hiroshi NAKAMURA
第 7 著者 所属(和/英) 東京大学工学部
Faculty of Engineering, University of Tokyo
第 8 著者 氏名(和/英) 宇佐美 公良 / Kimiyoshi USAMI
第 8 著者 所属(和/英) 芝浦工業大学工学部
Tokyo Univ. of Agriculture and Technology
第 9 著者 氏名(和/英) 並木 美太郎 / Mitaro NAMIKI
第 9 著者 所属(和/英) 東京農工大学
The University of Electro-Communications
第 10 著者 氏名(和/英) 近藤 正章 / Masaaki KONDO
第 10 著者 所属(和/英) 電気通信大学
Faculty of science and Technology, Keio University
発表年月日 2011-09-26
資料番号 RECONF2011-22
巻番号(vol) vol.111
号番号(no) 218
ページ範囲 pp.-
ページ数 6
発行日