講演名 2011-07-13
相補型デルタアナログ-デジタル変換器の性能改善に向けた積分器の導入(超伝導マイクロ波応用,信号処理基盤技術及びその応用,一般)
楠本 哲也, 宮嶋 茂之, 松岡 宏弥, 藤巻 朗,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では相補型デルタアナログ-デジタル(A/D)変換器への積分器の導入について述べる。相補型デルタA/D変換器に積分器を組み込むことでSignal-to-Noise Ratio(SNR)を20dB改善することが可能である。積分器の導入にあたり、我々はまず相補型デルタA/D変換器のデジタル部にあたる積分器と間引きフィルタの動作実証を行い、6.5GHzまでの動作を確認した。さらに、同回路に変調器も組み合わせた相補型デルタA/D変換器全体での動作実証にも成功した。
抄録(英) We have studied the development of an SFQ integrator for improvement of complementary delta analog-to-digital converters. The complementary delta analog-to-digital converter which is incorporated the SFQ integrator makes it possible to improve the SNR about 20dB. Then, we demonstrated the integrator and the decimation filter which is digital circuits of the complementary delta ADC. As a result, the circuits operated up to 6.5 GHz. Furthermore, we successfully demonstrated the complementary delta analog-to-digital converter which is incorporated an SFQ integrator.
キーワード(和) SFQ回路 / 相補型デルタA/D変換器 / 積分器
キーワード(英) SFQ circuit / complementary delta ADC / integrator
資料番号 SCE2011-6
発行日

研究会情報
研究会 SCE
開催期間 2011/7/6(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Superconductive Electronics (SCE)
本文の言語 JPN
タイトル(和) 相補型デルタアナログ-デジタル変換器の性能改善に向けた積分器の導入(超伝導マイクロ波応用,信号処理基盤技術及びその応用,一般)
サブタイトル(和)
タイトル(英) Introduction of an SFQ integrator for improvement of complementary delta analog-to-digital converters
サブタイトル(和)
キーワード(1)(和/英) SFQ回路 / SFQ circuit
キーワード(2)(和/英) 相補型デルタA/D変換器 / complementary delta ADC
キーワード(3)(和/英) 積分器 / integrator
第 1 著者 氏名(和/英) 楠本 哲也 / Tetsuya KUSUMOTO
第 1 著者 所属(和/英) 名古屋大学
Nagoya University
第 2 著者 氏名(和/英) 宮嶋 茂之 / Shigeyuki MIYAJIMA
第 2 著者 所属(和/英) 名古屋大学
Nagoya University
第 3 著者 氏名(和/英) 松岡 宏弥 / Hiromi MATSUOKA
第 3 著者 所属(和/英) 名古屋大学
Nagoya University
第 4 著者 氏名(和/英) 藤巻 朗 / Akira FUJIMAKI
第 4 著者 所属(和/英) 名古屋大学
Nagoya University
発表年月日 2011-07-13
資料番号 SCE2011-6
巻番号(vol) vol.111
号番号(no) 130
ページ範囲 pp.-
ページ数 6
発行日