講演名 | 2011-03-03 高い汎化能力を持つFPGAベースの高速分類器(ハードウェア,画像処理,ソフトコンピューティング,一般) 堀田 忠義, 高浪 五男, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 高い汎化能力を持つ分類器をFPGA上に実現する1手法を提案する.その分類器は,単純な構成規則に基づいた組合せ論理回路のみから成っており,そのような分類器の動作を記述したVHDLソースコードが,C言語で記述された生成用関数によって生成される.またそのVHDLコードは,ハードウェア量と計算時間が少なくなるように,加算回路から成る回路部分がチューニングされている.汎化能力,ハードウェア量,計算時間,消費電力に関連した,文字認識を行う場合のシミュレーション結果を示す. |
抄録(英) | This paper proposes a scheme to implement classifiers with high generalization properties on FPGAs. The classifiers consist of only combinational logic circuits, which are based on a simple concept, and the VHDL source files which describe the classifiers are generated by a C-language function, tuning VHDL notations for adders in them to reduce both its hardware size and computation time. Simulation results based on a character recognition are shown in terms of generalization property, hardware size, computation time, and electricity consumption. |
キーワード(和) | 分類器 / FPGA / 汎化能力 / VHDL / チューンドコード生成 |
キーワード(英) | classifier / FPGA / generalization property / VHDL / tuned code generation |
資料番号 | SIS2010-54 |
発行日 |
研究会情報 | |
研究会 | SIS |
---|---|
開催期間 | 2011/2/24(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Smart Info-Media Systems (SIS) |
---|---|
本文の言語 | ENG |
タイトル(和) | 高い汎化能力を持つFPGAベースの高速分類器(ハードウェア,画像処理,ソフトコンピューティング,一般) |
サブタイトル(和) | |
タイトル(英) | An FPGA-based fast classifier with high generalization property |
サブタイトル(和) | |
キーワード(1)(和/英) | 分類器 / classifier |
キーワード(2)(和/英) | FPGA / FPGA |
キーワード(3)(和/英) | 汎化能力 / generalization property |
キーワード(4)(和/英) | VHDL / VHDL |
キーワード(5)(和/英) | チューンドコード生成 / tuned code generation |
第 1 著者 氏名(和/英) | 堀田 忠義 / Tadayoshi HORITA |
第 1 著者 所属(和/英) | 職業能力開発総合大学校 / Politechnic Univercity / |
第 2 著者 氏名(和/英) | 高浪 五男 / Itsuo TAKANAMI |
第 2 著者 所属(和/英) | |
発表年月日 | 2011-03-03 |
資料番号 | SIS2010-54 |
巻番号(vol) | vol.110 |
号番号(no) | 445 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |