講演名 2011-01-17
AllianceVHDLツールセットによるROHM0.18μmチップ試作検証 : 配置配線検証ツールの試行(VLSI設計技術,FPGA応用及び一般)
細川 達也, 今井 紘士, 清水 尚彦,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本論文ではLSI設計には欠かせない配置配線の検証をAllianceCADツールでいかに行うか、ということを述べる。このツール群にはそのためのツールが用意されているが、ドキュメントが整備されておらず、不明なところが多く正当性の確認もされていない。しかし、Allianceはオープンソースで提供されているツール群のため、これらのツールを解析し、詳細な使用方法を確立しようと試みている。本論文で述べている内容は未だ研究途中のものであり、現時点で判明している、Lvxでの比較方法やrdsファイルへのルール記述などを述べるものである。
抄録(英) In this paper, We describe about LSI design with an Alliance CAD tools. An alliance CAD tools is not enough description of documents. And, don't check justice. But it provide for free. So, we analyze it tools. And we will try to build up detail usage. In this study don't finish. Although, we describe comparative way with Lvx, and description of design rule for tecnology file with Druc.
キーワード(和) Alliance / Cougar / Lvx / Druc / チップ設計 / ネットリスト検証 / レイアウト検証
キーワード(英) Alliance / Cougar / Lvx / Druc / Chip Design, / Leyout Versus Schematic / Design Rule Check
資料番号 VLD2010-93,CPSY2010-48,RECONF2010-62
発行日

研究会情報
研究会 VLD
開催期間 2011/1/10(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) AllianceVHDLツールセットによるROHM0.18μmチップ試作検証 : 配置配線検証ツールの試行(VLSI設計技術,FPGA応用及び一般)
サブタイトル(和)
タイトル(英)
サブタイトル(和)
キーワード(1)(和/英) Alliance / Alliance
キーワード(2)(和/英) Cougar / Cougar
キーワード(3)(和/英) Lvx / Lvx
キーワード(4)(和/英) Druc / Druc
キーワード(5)(和/英) チップ設計 / Chip Design,
キーワード(6)(和/英) ネットリスト検証 / Leyout Versus Schematic
キーワード(7)(和/英) レイアウト検証 / Design Rule Check
第 1 著者 氏名(和/英) 細川 達也 / Tatsuya HOSOKAWA
第 1 著者 所属(和/英) 東海大学
Tokai Univ.
第 2 著者 氏名(和/英) 今井 紘士 / Hiroshi IMAI
第 2 著者 所属(和/英) 東海大学
Tokai Univ.
第 3 著者 氏名(和/英) 清水 尚彦 / Naohiko SHIMIZU
第 3 著者 所属(和/英) 東海大学:IP ARCH, inc.
Tokai Univ.:IP ARCH, inc
発表年月日 2011-01-17
資料番号 VLD2010-93,CPSY2010-48,RECONF2010-62
巻番号(vol) vol.110
号番号(no) 360
ページ範囲 pp.-
ページ数 7
発行日