講演名 2010/11/23
近磁界測定によるサイドチャネル評価実験(デザインガイア2010 : VLSI設計の新しい大地)
片下 敏宏, 堀 洋平, 佐藤 証,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 暗号を実装したデバイスの発生する消費電力や電磁波を計測し,内部の秘密情報を非破壊的に解析するサイドチャネル攻撃と呼ばれる物理攻撃が注視されており,暗号モジュールの安全性評価基準にも評価項目として取り入れる改訂が進められている.これまでデバイスの設計においては,消費電力や放射電磁波の量が着目されていたが,今後,そこに含まれる漏洩情報の評価も重要となると考えられる.我々はサイドチャネル攻撃の評価実験向けFPGAボードを開発しており,消費電力解析の研究を進めている.FPGAの電源電圧変動の測定は容易となっている一方,電磁波解析では情報を多く含む測定位置の特定が課題となっている.そこで本稿では有効な測定個所の特定に向けて,実装配置個所が指定可能なFPGAを利用して予備的な実験を行った.実験ではAES暗号回路の配置個所を変化させながら磁界測定を行い,測定磁場の強度の変化を確認した.
抄録(英) Cryptography used widely in electronic products is evaluated in terms of computationally-secure, however there is vulnerability of hardware modules to physical attacks. Side-channel attacks are one of noninvasive physical attacks, and are considered serious threats to cryptographic modules. Side-channel Attack Standard Evaluation Board (SASEBO) that is developed as a standard evaluation environment has measurement capability for power analysis. In this paper, we took experimentation in order to evaluate potential of SASEBO for near electromagnetic field measurement. EM signals of an AES circuit were measured and analyzed with CPA. Difference of magnetic field strength between locations of cryptographic circuit was also observed. As the result, we could explore the secret key of the AES circuit, and difference of magnetic field could be determined between locations that AES circuits were implemented on.
キーワード(和) サイドチャネル攻撃 / 近磁界測定 / 安全性評価環境 / 暗号回路 / FPGA
キーワード(英) FPGA / Cryptography / Side-channel attack / Standard evaluation environment
資料番号 RECONF-2010-46
発行日

研究会情報
研究会 RECONF
開催期間 2010/11/23(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) 近磁界測定によるサイドチャネル評価実験(デザインガイア2010 : VLSI設計の新しい大地)
サブタイトル(和)
タイトル(英) Magnetic Field Measurement for Side-channel Analysis Environment
サブタイトル(和)
キーワード(1)(和/英) サイドチャネル攻撃 / FPGA
キーワード(2)(和/英) 近磁界測定 / Cryptography
キーワード(3)(和/英) 安全性評価環境 / Side-channel attack
キーワード(4)(和/英) 暗号回路 / Standard evaluation environment
キーワード(5)(和/英) FPGA
第 1 著者 氏名(和/英) 片下 敏宏 / Toshihiro KATASHITA
第 1 著者 所属(和/英) 産業技術総合研究所情報セキュリティ研究センター
Research Center for Information Security, National Institute of Advanced Industrial Science and Technology
第 2 著者 氏名(和/英) 堀 洋平 / Yohei HORI
第 2 著者 所属(和/英) 産業技術総合研究所情報セキュリティ研究センター
Research Center for Information Security, National Institute of Advanced Industrial Science and Technology
第 3 著者 氏名(和/英) 佐藤 証 / Akashi SATOH
第 3 著者 所属(和/英) 産業技術総合研究所情報セキュリティ研究センター
Research Center for Information Security, National Institute of Advanced Industrial Science and Technology
発表年月日 2010/11/23
資料番号 RECONF-2010-46
巻番号(vol) vol.110
号番号(no) 319
ページ範囲 pp.-
ページ数 6
発行日