講演名 2010/11/23
電力を再構成可能なFlex Power FPGAの低消費電力プロセスによる試作と評価(デザインガイア2010 : VLSI設計の新しい大地)
日置 雅和, 河並 崇, 松本 洋平, 堤 利幸, 中川 格, 関川 敏弘, 小池 帆平,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 電力を再構成可能なFPGAであるFlex Power FPGAは,スタティック電力の削減を目的としている.Flex Power FPGAにおいて,スタティック電力の起源であるオフ電流の削減効果は,MOSFETにボディバイアスを印加した際のオフ電流の変化幅と回路内の低しきい値MOSFETの割合の両方に依存する.近年,様々なアプリケーションにおける動作速度の高速化や消費電力の低減といった動作スペックに対する厳しい要求を満足するために,ある一つのテクノロジーノードの中で複数のプロセスが用意されている.更に,それぞれのプロセスにおいて特性の異なる複数の種類のMOSFETがあり,これらを選択的に用いて集積回路の設計が可能である.そして,これらのMOSFETのボディバイアス時のオフ電流の変化の振る舞いはそれぞれで異なる.今回は,オフ電流の変化幅の大きい低電カプロセスのMOSFETを用いてFlex Power FPGAを試作し,オフ電流削減効果を評価した.
抄録(英) Flex Power FPGA that is FPGA with power reconfigurability aims at the reduction of static power. The reduction of off current in which the static power originates in Flex Power FPGA depends on both the variation width of an off current of MOSFET when the body bias voltage is applied and the fraction of MOSFET with low threshold voltage in a circuit. In the recent years, two or more fabrication processes are prepared in a technology node to satisfy the severe demands on the operational specifications such as a faster operating frequency and lower power consumption in the various target applications. In addition, two or more kinds of MOSFET with a different characteristic exist in each process and the integrated circuit can be designed by selectively using these MOSFETs. And, the behavior of the change in an off current when the body bias voltage is applied to these MOSFETs is different respectively. In this paper, Flex Power FPGA is fabricated by the low power 90nm CMOS process where the variation width of an off current by the applying of the body bias voltage is larger and the off current reduction is evaluated.
キーワード(和) Flex Power FPGA / オフ電流 / 低電力プロセス
キーワード(英) Flex Power FPGA / Off current / Low power process
資料番号 RECONF-2010-45
発行日

研究会情報
研究会 RECONF
開催期間 2010/11/23(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) 電力を再構成可能なFlex Power FPGAの低消費電力プロセスによる試作と評価(デザインガイア2010 : VLSI設計の新しい大地)
サブタイトル(和)
タイトル(英) Fabrication in Low Power Process and Evaluation of Power Reconfigurable Field Programmable Gate Array
サブタイトル(和)
キーワード(1)(和/英) Flex Power FPGA / Flex Power FPGA
キーワード(2)(和/英) オフ電流 / Off current
キーワード(3)(和/英) 低電力プロセス / Low power process
第 1 著者 氏名(和/英) 日置 雅和 / Masakazu Hioki
第 1 著者 所属(和/英) 産業技術総合研究所
National Institute of Industrial Science and Technology (AIST)
第 2 著者 氏名(和/英) 河並 崇 / Takashi Kawanami
第 2 著者 所属(和/英) 金沢工業大学情報学部情報工学系
Kanazawa Institute of Technology
第 3 著者 氏名(和/英) 松本 洋平 / Yohei Matsumoto
第 3 著者 所属(和/英) 東京海洋大学
Tokyo University of Marine Science and Technology
第 4 著者 氏名(和/英) 堤 利幸 / Toahiyuki Tsutsumi
第 4 著者 所属(和/英) 明治大学
Meiji University
第 5 著者 氏名(和/英) 中川 格 / Tadashi Nakagawa
第 5 著者 所属(和/英) 産業技術総合研究所
National Institute of Industrial Science and Technology (AIST)
第 6 著者 氏名(和/英) 関川 敏弘 / Toshihiro Sekigawa
第 6 著者 所属(和/英) 産業技術総合研究所
National Institute of Industrial Science and Technology (AIST)
第 7 著者 氏名(和/英) 小池 帆平 / Hanpei Koike
第 7 著者 所属(和/英) 産業技術総合研究所
National Institute of Industrial Science and Technology (AIST)
発表年月日 2010/11/23
資料番号 RECONF-2010-45
巻番号(vol) vol.110
号番号(no) 319
ページ範囲 pp.-
ページ数 6
発行日