講演名 2010-10-29
時間インタリーブを適用したLDPC-MMSE-SIC伝送装置の試作と評価(無線分散ネットワーク及び一般)
光山 和彦, 神原 浩平, 中川 孝之, 池田 哲臣, 大槻 知明,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) LDPC符号による誤り訂正とMMSEフィルタリングを組合わせたターボ等化方式であるLDPC-MMSE-SICは,MIMO伝送における信号検出に有用な方式である.これまで筆者らは,反復処理による大幅な遅延を回避して時間インタリーブを適用できる方法を提案してきた.今回,ターボ等化部の処理遅延と各種伝搬チャネルにおける性能を評価するため,2×2 MIMO-OFDM方式に対応したLDPC-MMSE-SIC伝送装置を試作した.装置試作により,ターボ等化部の反復復号が,可搬型放送素材伝送用無線装置(FPU)で実際に運用される時間インタリーブ長の1/40以下という十分小さい処理遅延で実装できることを確認した.一方,試作装置の性能評価をフェージングシミュレータを用いた室内実験で行い,計算機シミュレーション結果と同様に,ターボ等化によりフラットフェージングチャネルと周波数選択性フェージングチャネルにおいて,時間インタリーブを適用した場合にビット誤り率特性が大きく改善されることを確認した.
抄録(英) LDPC-MMSE-SIC, which exploits turbo equalization combined error correcting using LDPC codes with MMSE filtering, is a powerful detection and decoding scheme in MIMO transmission. We have proposed an architecture for LDPC-MMSE-SIC systems that can apply time interleaving without significant processing latency so far. Now, we have developed a LDPC-MMSE-SIC prototype system for 2×2 MIMO-OFDM to evaluate the processing latency on turbo iterations and its transmission performance in various channels. The prototype system was confirmed to be able to implement turbo iterations with lower latency than one fortieth of time interleaving length used in our FPU systems. Furthermore, an indoor experiment was conducted using a fading simulator, and computer simulation was also executed to evaluate its validity. As a result, the bit error rate performance was confirmed to be greatly improved by turbo iterations both in flat fading and frequency selective channels when time interleaving was applied.
キーワード(和) MIMO / LDPC-MMSE-SIC / 時間インタリーブ / 装置試作 / 処理遅延 / 室内実験
キーワード(英) MIMO / LDPC-MMSE-SIC / time interleaving / prototyping / processing latency / indoor experiment
資料番号 RCS2010-130
発行日

研究会情報
研究会 RCS
開催期間 2010/10/20(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Radio Communication Systems (RCS)
本文の言語 JPN
タイトル(和) 時間インタリーブを適用したLDPC-MMSE-SIC伝送装置の試作と評価(無線分散ネットワーク及び一般)
サブタイトル(和)
タイトル(英) Prototyping and Performance Evaluation of LDPC-MMSE-SIC System with Time Interleaving
サブタイトル(和)
キーワード(1)(和/英) MIMO / MIMO
キーワード(2)(和/英) LDPC-MMSE-SIC / LDPC-MMSE-SIC
キーワード(3)(和/英) 時間インタリーブ / time interleaving
キーワード(4)(和/英) 装置試作 / prototyping
キーワード(5)(和/英) 処理遅延 / processing latency
キーワード(6)(和/英) 室内実験 / indoor experiment
第 1 著者 氏名(和/英) 光山 和彦 / Kazuhiko MITSUYAMA
第 1 著者 所属(和/英) NHK放送技術研究所:慶應義塾大学理工学部情報工学科
Science and Technology Research Laboratories, NHK:Science and Technology, Keio University
第 2 著者 氏名(和/英) 神原 浩平 / Kohei KAMBARA
第 2 著者 所属(和/英) NHK放送技術研究所
Science and Technology Research Laboratories, NHK
第 3 著者 氏名(和/英) 中川 孝之 / Takayuki NAKAGAWA
第 3 著者 所属(和/英) NHK放送技術研究所
Science and Technology Research Laboratories, NHK
第 4 著者 氏名(和/英) 池田 哲臣 / Tetsuomi IKEDA
第 4 著者 所属(和/英) NHK放送技術研究所
Science and Technology Research Laboratories, NHK
第 5 著者 氏名(和/英) 大槻 知明 / Tomoaki OHTSUKI
第 5 著者 所属(和/英) 慶應義塾大学理工学部情報工学科
Science and Technology, Keio University
発表年月日 2010-10-29
資料番号 RCS2010-130
巻番号(vol) vol.110
号番号(no) 251
ページ範囲 pp.-
ページ数 6
発行日