講演名 | 2010-07-23 CMOSインバータ構成差動増幅器の同相帰還回路の検討(アナログ,アナデジ混載,RF及びセンサインタフェース回路) 宇野 正幸, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | CMOS増幅器の高速・低消費電力化にはプシュプル型CMOSインバータが有効であるが、CMRRやPSRRが低いという課題がある。そこで疑似差動構成においてnMOSおよびpMOSそれぞれの共通ソースに3極管領域動作のトランジスタペアを設けた同相帰還回路を付加することでCMRR、PSRRが改善されることをSPICEシミュレーションにより確認した。この同相帰還回路を有するCMOSインバータ型差動増幅器を比較器に適用すると、チャージ・インジェクションによる同相出力変動の抑制に効果的である。 |
抄録(英) | Push-pull CMOS inverter is effective for high-speed, low-power operations, but it has poor CMRR and PSRR characteristics. Common-mode feedback circuits with transistor-pairs operating triode-region is implemented in the push-pull CMOS pseude-differential amplifier. SPICE simulations indicate improvement of CMRR and PSRR. A single common-mode feedback circuit in the push-pull CMOS differential amplifier is also effective. It suppresses the common-mode offset voltage caused by charge injection of switch transistors in the comparator using push-pull CMOS differential amplifiers. |
キーワード(和) | CMOSインバータ / AB級増幅器 / 同相帰還回路 / 電源電圧除去率 |
キーワード(英) | CMOS inverter / Class-AB amplifier / Common-mode feedback circuit / CMRR / PSRR |
資料番号 | ICD2010-32 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 2010/7/15(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | CMOSインバータ構成差動増幅器の同相帰還回路の検討(アナログ,アナデジ混載,RF及びセンサインタフェース回路) |
サブタイトル(和) | |
タイトル(英) | Considerations of a Common-mode Feedback Circuit in the CMOS Inverter-based Differential Amplifier. |
サブタイトル(和) | |
キーワード(1)(和/英) | CMOSインバータ / CMOS inverter |
キーワード(2)(和/英) | AB級増幅器 / Class-AB amplifier |
キーワード(3)(和/英) | 同相帰還回路 / Common-mode feedback circuit |
キーワード(4)(和/英) | 電源電圧除去率 / CMRR |
第 1 著者 氏名(和/英) | 宇野 正幸 / Masayuki UNO |
第 1 著者 所属(和/英) | (有)リニアセル・デザイン Linear-Cell Design Corporation |
発表年月日 | 2010-07-23 |
資料番号 | ICD2010-32 |
巻番号(vol) | vol.110 |
号番号(no) | 140 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |