講演名 | 2010-07-23 サブスレショルド電流で駆動する0.5V CMOSアナログ増幅器の試作評価(アナログ,アナデジ混載,RF及びセンサインタフェース回路) 原田 知親, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本研究では、バッテリー等の限られた電力で数年動作可能な極低電圧駆動LSIの実現に向け、サブスレショルド領域を用いた微小電流により、0.5V以下の極低電源電圧で入出力Rail-to-Rail動作が可能なアナログ差動増幅回路について、サブスレショルド動作時のMOSFETの動作点による回路動作の違いや設計指針について検証するために、single-well構造やtriple-well構造を利用できる65nm CMOS技術を用いて試作を行なったので、報告する。 |
抄録(英) | In this paper, an 0.5V analog amplifier circuit using only sub-μA order subthreshold current for realizing ultra-low power analog/digital LSI system by using low output power supply, such as a battery, solar cell, and MEMS type power plant, is presented. In this circuit, it is designed and fabricated using double-well or triple-well structure 65nm CMOS process, and this circuit is estimated for subthreshold analog circuit characteristics and circuit design using body effect and the other short channel effect in subthreshold region. |
キーワード(和) | サブスレショルド動作 / 極低電圧駆動 / アナログ回路 |
キーワード(英) | subthreshold region / ultra-low voltage / analog circuit |
資料番号 | ICD2010-30 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 2010/7/15(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | サブスレショルド電流で駆動する0.5V CMOSアナログ増幅器の試作評価(アナログ,アナデジ混載,RF及びセンサインタフェース回路) |
サブタイトル(和) | |
タイトル(英) | Implementation and Evaluation of a CMOS Subthreshold Analog Amplifier using 0.5V Power Supply |
サブタイトル(和) | |
キーワード(1)(和/英) | サブスレショルド動作 / subthreshold region |
キーワード(2)(和/英) | 極低電圧駆動 / ultra-low voltage |
キーワード(3)(和/英) | アナログ回路 / analog circuit |
第 1 著者 氏名(和/英) | 原田 知親 / Tomochika HARADA |
第 1 著者 所属(和/英) | 山形大学大学院 理工学研究科 電気電子工学分野 Graduate School of Science and Engineering, Yamagata University |
発表年月日 | 2010-07-23 |
資料番号 | ICD2010-30 |
巻番号(vol) | vol.110 |
号番号(no) | 140 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |