講演名 2010-07-22
SFQ回路を用いたバタフライ演算回路の高速測定(信号処理基盤技術及びその応用,一般)
宮岡 史滋, 島村 泰浩, 貝沼 世樹, 山梨 裕希, 吉川 信行,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 離散フーリエ変換をコンピュータ上で高速に行うための演算アルゴリズムであるFFT (Fast Fourier Transform)は、音声解析や画像解析など幅広い分野で応用されている。高速にFFTを実行するため、FFT専用のカスタムハードウェアを用いたものをFFTプロセッサといい、すでに半導体集積回路で様々なアルゴリズムを用いて動作が実証されている。しかしながらFFTには多量の演算が必要であり、それらの演算を高速に演算するためにFFTプロセッサの消費電力・発熱量が非常に大きな問題となる。そこで本研究では、FFTプロセッサの中心となるバタフライ演算回路をSFQ (Single Flux Quantum)論理回路を用いて設計し、動作実証を行った。
抄録(英) Fast Fourier transform (FFT) is the arithmetic algorithm to do discrete Fourier transform at high speed on the computer. It is applied in a wide field like the voice analysis and the image analysis, etc. Hardware-based FFT processing has been under investigation, and many FFT processors are implemented using semiconductor integrated circuits based on various algorithms. However, a large amount of circuit operations are necessary in the FFT processor, and their power consumption becomes serious problems. Single flux quantum (SFQ) FFT processor has potential to solve the problem because of its ultra low power consumption and high-speed operation. In this study, we designed and implemented a radix-2 butterfly processing element for the FFT processor, and examined its high-speed operations by on-chip high-speed tests.
キーワード(和) SFQ / FFT / バタフライ演算器 / 超伝導集積回路
キーワード(英) SFQ / FFT / butterfly processing unit / superconductive integrated circuit
資料番号 SCE2010-17
発行日

研究会情報
研究会 SCE
開催期間 2010/7/15(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Superconductive Electronics (SCE)
本文の言語 JPN
タイトル(和) SFQ回路を用いたバタフライ演算回路の高速測定(信号処理基盤技術及びその応用,一般)
サブタイトル(和)
タイトル(英) High-Speed Test of a Radix-2 Butterfly Processing Element for the Fast Fourier Transform using SFQ Circuits
サブタイトル(和)
キーワード(1)(和/英) SFQ / SFQ
キーワード(2)(和/英) FFT / FFT
キーワード(3)(和/英) バタフライ演算器 / butterfly processing unit
キーワード(4)(和/英) 超伝導集積回路 / superconductive integrated circuit
第 1 著者 氏名(和/英) 宮岡 史滋 / Fumishige MIYAOKA
第 1 著者 所属(和/英) 横浜国立大学大学院工学府
Department of Electrical and Computer Engineering, Yokohama National University
第 2 著者 氏名(和/英) 島村 泰浩 / Yasuhiro SHIMAMURA
第 2 著者 所属(和/英) 横浜国立大学大学院工学府
Department of Electrical and Computer Engineering, Yokohama National University
第 3 著者 氏名(和/英) 貝沼 世樹 / Toshiki KAINUMA
第 3 著者 所属(和/英) 横浜国立大学大学院工学府
Department of Electrical and Computer Engineering, Yokohama National University
第 4 著者 氏名(和/英) 山梨 裕希 / Yuki YAMANASHI
第 4 著者 所属(和/英) 横浜国立大学大学院工学府
Department of Electrical and Computer Engineering, Yokohama National University
第 5 著者 氏名(和/英) 吉川 信行 / Nobuyuki YOSHIKAWA
第 5 著者 所属(和/英) 横浜国立大学大学院工学府
Department of Electrical and Computer Engineering, Yokohama National University
発表年月日 2010-07-22
資料番号 SCE2010-17
巻番号(vol) vol.110
号番号(no) 139
ページ範囲 pp.-
ページ数 6
発行日