講演名 2010-03-11
入力べクトルと回路の内部状態を考慮したピーク電力高速見積もり手法(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
高橋 伸嘉, 富岡 洋一, 小平 行秀, 高橋 篤司,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) クロック同期回路のピーク電力は回路動作に大きな影響を与えるため,ピーク電力を抑えた回路を合成することが求められる.一般同期方式により,ピーク電力を抑えた回路を合成できるが,適切なクロックスケジュールを選択し,ピーク電力を抑えるには,回路のピーク電力を短時間に正確に見積もる必要がある.我々が提案したNVS手法は,回路が与えられた入力べクトル対でピーク電力を与える可能性が高い時刻を特定し,その時刻の消費電力が与えられた入力べクトル対以上である入力べクトル対の集合を与える.本稿では,NVS手法により入力べクトル対の集合が短時間に生成されること,および,得られた入力べクトル対を回路シミュレーションにより評価することで,得られた入力べクトル対がピーク電力を見積もるために適していることを確認する.
抄録(英) The peak power of a clock synchronous circuit is requested to be small to reduce the influence on circuit performance and environment. Though a circuit whose peak power is small is obtained by general-synchronous framework, the peak power of a circuit should be accurately estimated in short time. In our previous work, NVS method that generates a set of pairs of input vectors that have potential to achieve higher peak power was proposed. NVS method specifies the time when the power consumption of a circuit by a given pair of input vectors is maximum, then generates a set of pairs of input vectors such that the power consumption of a circuit at the specified time by each of them is higher than the given pair of input vectors. In this paper, we confirm that NVS method generates a set of pairs of input vectors in short time, and that by circuit simulation an appropriate pair of input vectors to estimate peak power is obtained by NVS method.
キーワード(和) クロック同期回路 / ピーク電力見積もり / 入力べクトル
キーワード(英) Clock Synchronous Circuit / Peak Power Estimation / Input Vector
資料番号 VLD2009-115
発行日

研究会情報
研究会 VLD
開催期間 2010/3/3(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 入力べクトルと回路の内部状態を考慮したピーク電力高速見積もり手法(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
サブタイトル(和)
タイトル(英) Fast Estimation Method of Peak Power considering Input Vector and Inner State of a Circuit
サブタイトル(和)
キーワード(1)(和/英) クロック同期回路 / Clock Synchronous Circuit
キーワード(2)(和/英) ピーク電力見積もり / Peak Power Estimation
キーワード(3)(和/英) 入力べクトル / Input Vector
第 1 著者 氏名(和/英) 高橋 伸嘉 / Nobuyoshi TAKAHASHI
第 1 著者 所属(和/英) 東京工業大学大学院理工学研究科集積システム専攻
Department of Communications and Integrated Systems, Tokyo Institute of Technology
第 2 著者 氏名(和/英) 富岡 洋一 / Yoichi TOMIOKA
第 2 著者 所属(和/英) 東京農工大学工学府電気電子工学専攻
Department of Electrical and Electronic Engeering, Tokyo University of Agriculture and Technology
第 3 著者 氏名(和/英) 小平 行秀 / Yukihide KOHIRA
第 3 著者 所属(和/英) 会津大学コンピュータ理工学部
School of Computer Science and Engineering, the University of Aizu
第 4 著者 氏名(和/英) 高橋 篤司 / Atsushi TAKAHASHI
第 4 著者 所属(和/英) 大阪大学大学院工学研究科電気電子情報工学専攻
Division of Electrical, Electronic and Information Engineering, Osaka University
発表年月日 2010-03-11
資料番号 VLD2009-115
巻番号(vol) vol.109
号番号(no) 462
ページ範囲 pp.-
ページ数 6
発行日