講演名 2010-01-27
動的リコンフィギャラブルプロセッサにおける、2電源電圧の動的な割り当てによる電力削減機構の実装(低消費電力設計,FPGA応用及び一般)
馬橋 雄祐, 佐野 徹, 小山 慧, 齊藤 貴樹, 天野 英晴, 宇佐美 公良,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 動的リコンフィギャラブルプロセッサのPEに対して2電源電圧手法を適用し、動作時のダイナミック電力の低減を実現する。我々は過去にゲートレべルのシミュレーションにおいて2電源電圧手法は有効であると示すことができた。本稿では、電源線を切り替える際の電力や面積の増加など、より詳細について検証するために、2電源電圧手法を実現するために必要な回路を含めて実デザインを設計した。その設計を、回路シミュレーションでアプリケーションを動作させてエネルギーの低減率を調ペたところ、1.2Vと0.9Vの組み合わせにおいて最大44%にまで低減できることがわかった。
抄録(英) We realize the reduction of executing dynamic power of Dynamically Reconfigurable Processor Array implemented Dual-V_
technique. Former, we showed effectiveness of Dual-V_
technique with gate-level simulation. In this paper, to verify more details, we designed the circuit including cells such as level-shifter cells or voltage-switching cells. We executed circuit simulation with applications and compared electric energy. We showed that electric energy was decreased 44% maximumly.
キーワード(和) 動的リコンフィギャラブルプロセッサ / 低消費電力化 / 2電源電圧手法
キーワード(英) Dynamically Reconfigurable Processor / Low Power Technique / Dual-V_
資料番号 VLD2009-85,CPSY2009-67,RECONF2009-70
発行日

研究会情報
研究会 VLD
開催期間 2010/1/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) 動的リコンフィギャラブルプロセッサにおける、2電源電圧の動的な割り当てによる電力削減機構の実装(低消費電力設計,FPGA応用及び一般)
サブタイトル(和)
タイトル(英) Implementation of Power Reduction with Dynamically DUa1-V_
Assignment to Dynamically Reconfigurable Processor Array
サブタイトル(和)
キーワード(1)(和/英) 動的リコンフィギャラブルプロセッサ / Dynamically Reconfigurable Processor
キーワード(2)(和/英) 低消費電力化 / Low Power Technique
キーワード(3)(和/英) 2電源電圧手法 / Dual-V_
第 1 著者 氏名(和/英) 馬橋 雄祐 / Yusuke UMAHASHI
第 1 著者 所属(和/英) 芝浦工業大学大学院工学研究科電気電子情報工学専攻
Graduate School of Engineering, Shibaura Institute of Technology
第 2 著者 氏名(和/英) 佐野 徹 / Toru SANO
第 2 著者 所属(和/英) 慶應義塾大学大学院理工学研究科開放環境科学専攻
Graduate School of Science and Technology, Keio University
第 3 著者 氏名(和/英) 小山 慧 / Satoshi KOYAMA
第 3 著者 所属(和/英) 芝浦工業大学大学院工学研究科電気電子情報工学専攻
Graduate School of Engineering, Shibaura Institute of Technology
第 4 著者 氏名(和/英) 齊藤 貴樹 / Yoshiki SAITO
第 4 著者 所属(和/英) 慶應義塾大学大学院理工学研究科開放環境科学専攻
Graduate School of Science and Technology, Keio University
第 5 著者 氏名(和/英) 天野 英晴 / Hideharu AMANO
第 5 著者 所属(和/英) 慶應義塾大学大学院理工学研究科開放環境科学専攻
Graduate School of Science and Technology, Keio University
第 6 著者 氏名(和/英) 宇佐美 公良 / Kimiyoshi USAMI
第 6 著者 所属(和/英) 芝浦工業大学大学院工学研究科電気電子情報工学専攻
Graduate School of Engineering, Shibaura Institute of Technology
発表年月日 2010-01-27
資料番号 VLD2009-85,CPSY2009-67,RECONF2009-70
巻番号(vol) vol.109
号番号(no) 393
ページ範囲 pp.-
ページ数 6
発行日