講演名 | 2010-01-29 CMOSバンプ回路を用いた電流モード動きフィールド生成回路(メディア処理技術,システムLSIアーキテクチャと組込みシステム-プロセッサ,メモリ,システムLSI,画像処理及び関連するソフトウェア) ウィーラワルダナ プラバート, 柴田 直, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | その高い計算コストのため、従来リアルタイムで生成することが難しいといわれたブロック・マッチング法を用いたオプティカル・フロー検出に関し、その専用アナログLSIを提案する。バンプ回路を用いて画像強度の差分絶対値に指数関数的に比例する電流を生成し、それを電流メモリーに保存して足し合わせることによってすぐ隣のブロックとの比較を並列処理で行う。用いられる電流-電圧特性がラプラス分布に似ているため、低い画像強度の差分値が増幅され、システムの感動高上が期待される。提案するシステムは340[KHz]のクロック周波数を用いて34×31サイズのフレームを秒速10416枚で処理することが可能であることをHSPICEシミュレーションによって示した。提案するチップは0.18-μm 5-メタルCMOS技術によって設計され、現在作成中である。 |
抄録(英) | A Real time CMOS optical flow sensor has been developed based on a block-matching algorithm. Bump circuits are utilized to generate exponentially proportional currents to absolute pixel intensity difference (APID). The currents are stored in memories and accumulated for block comparison using only nearest neighbor blocks. The Laplacian-distribution-like current-voltage characteristics would enable us to amplify smaller APID and are expected to increase the sensitivity. The chip was designed in a 0.18-μm 5-metal CMOS technology and sent to fabrication. The performance of the system was confirmed using HSPICE simulation. The chip is capable of dealing with 10416frame/sec image sequence for a 34×31 photo diode array using 340 kHz clock pulse. |
キーワード(和) | オプティカル・フロー / ブロック・マッチング / 専用VLSI |
キーワード(英) | Optical Flow / Block Matching / Custom VLSI |
資料番号 | ICD2009-113 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 2010/1/21(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | ENG |
タイトル(和) | CMOSバンプ回路を用いた電流モード動きフィールド生成回路(メディア処理技術,システムLSIアーキテクチャと組込みシステム-プロセッサ,メモリ,システムLSI,画像処理及び関連するソフトウェア) |
サブタイトル(和) | |
タイトル(英) | A Current-mode Motion Field Generator Employing CMOS Bump Circuits |
サブタイトル(和) | |
キーワード(1)(和/英) | オプティカル・フロー / Optical Flow |
キーワード(2)(和/英) | ブロック・マッチング / Block Matching |
キーワード(3)(和/英) | 専用VLSI / Custom VLSI |
第 1 著者 氏名(和/英) | ウィーラワルダナ プラバート / Prabhath WEERAWARDHANA |
第 1 著者 所属(和/英) | 東京大学大学院工学研究科電気系工学専攻 Department of Electrical Engineering and Information system, Graduate School of Engineering, The University of Tokyo |
第 2 著者 氏名(和/英) | 柴田 直 / Tadashi SHIBATA |
第 2 著者 所属(和/英) | 東京大学大学院工学研究科電気系工学専攻 Department of Electrical Engineering and Information system, Graduate School of Engineering, The University of Tokyo |
発表年月日 | 2010-01-29 |
資料番号 | ICD2009-113 |
巻番号(vol) | vol.109 |
号番号(no) | 405 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |