講演名 2009-12-14
極低電力LSIのための間欠パルス回路(若手研究会)
松下 拓道, 上野 憲一, 浅井 哲也, 雨宮 好仁,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) LSIを間欠動作によって省電力化するためのタイマースイッチ回路を提案する。この回路はパルスを一定時間ごとに出力して後続のLSIを間欠動作させる。回路はリング発振器と負帰還ループからなり、リング発振のクロック信号を分周して間欠パルスを生成する。クロック信号の周期は基準の抵抗と容量で決める。クロック信号の分周方法によって間欠パルスの周期と幅を調節できる。回路内のMOSFETがすべてサブスレッショルド領域で動くように設計し、パルス生成の動作をシミュレーションで確認した。間欠パルスの周期と幅は数μs~数日の範囲で任意に設定可能であり、消費電力は室温で0.2μWであった。
抄録(英) We proposed a timer circuit for the intermittent operation of ultra-lowpower LSIs. The circuit consists of a clock oscillator, an array of T-flip-flops, and a logic circuit to produce intermittent pulses. The clock oscillator is a ring oscillator controlled by a reference resistor and a capacitor, and generates stable clocks whose frequency is determined by the time constant of the reference resistor and capacitor. The T-flip-flop array accepts the clocks and produces divided pulses. The logic circuit accepts the clocks and divided pulses and produces an intermittent pulse to switch the power of LSIs. Theoretical analyses and SPICE simulation with 0.35-um CMOS parameters showed that the power dissipation of our timer circuit was 0.2 uW or less and that the period and width of the intermittent pulse could be controlled in a range from microseconds to days. Our timer circuit would be an useful device for the low-power operation of power-aware LSIs.
キーワード(和) CMOS / 間欠動作 / 参照クロック / 発振器 / 極低消費電力
キーワード(英) CMOS / intermittent operation / reference clock timer / oscillator / Ultra-low power
資料番号 ICD2009-89
発行日

研究会情報
研究会 ICD
開催期間 2009/12/7(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 極低電力LSIのための間欠パルス回路(若手研究会)
サブタイトル(和)
タイトル(英) Intermittent Pulse Generator for Ultra-Low Power LSIs
サブタイトル(和)
キーワード(1)(和/英) CMOS / CMOS
キーワード(2)(和/英) 間欠動作 / intermittent operation
キーワード(3)(和/英) 参照クロック / reference clock timer
キーワード(4)(和/英) 発振器 / oscillator
キーワード(5)(和/英) 極低消費電力 / Ultra-low power
第 1 著者 氏名(和/英) 松下 拓道 / Hiromichi MATSUSHITA
第 1 著者 所属(和/英) 北海道大学工学部
Faculty of Engineering, Hokkaido University
第 2 著者 氏名(和/英) 上野 憲一 / Ken UENO
第 2 著者 所属(和/英) 北海道大学工学部
Faculty of Engineering, Hokkaido University
第 3 著者 氏名(和/英) 浅井 哲也 / Tetsuya ASAI
第 3 著者 所属(和/英) 北海道大学工学部
Faculty of Engineering, Hokkaido University
第 4 著者 氏名(和/英) 雨宮 好仁 / Yoshihito AMEMIYA
第 4 著者 所属(和/英) 北海道大学工学部
Faculty of Engineering, Hokkaido University
発表年月日 2009-12-14
資料番号 ICD2009-89
巻番号(vol) vol.109
号番号(no) 336
ページ範囲 pp.-
ページ数 6
発行日