講演名 2010-03-28
SRAM型FPGAにおける二重冗長回路実装手法の一検討(コンピュータシステム技術4,組込み技術とネットワークに関するワークショップETNET2010)
白石 恭平, 尼崎 太樹, 久我 守弘, 藤山 修久, 犬飼 道彦, 末吉 敏則,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) SRAM型FPGA (Field Programmable Gate Array)は,メモリに回路情報を保持することにより再構成可能という特徴を持つLSIである.SRAM型FPGAは,プロセス技術の向上により高集積化・高性能化が進んでおり,様々な分野で注目を集めている.しかし,SEU (Single Event Upset)によりメモリの値が反転し,回路情報が書き変わり誤動作を引き起こす恐れがある.従って,SRAM型FPGAは決して誤動作が許されないシステムで使用することは困難である.そこで,ケーススタディとして電力システムを対象とし,保護リレー回路の二重冗長化に着目した高信頼化手法を提案する.本稿では,回路全体を二重冗長化する手法と保護リレーの機能ブロック毎に二重冗長化する手法について回路規模や復旧時間を評価し,機能ブロック毎に二重冗長化する手法の可能性を示した.
抄録(英) SRAM-based Field Programmable Gate Array (FPGA) is widely used in various applications such as industrial electronic devices, embedded systems and so on. However, SRAM-based FPGA has the problem of receiving the influence of Single Event Upset (SEU). Therefore, it is difficult to use it in the system that doesn't permit malfunction. The present paper describes a technique for high-reliability of the protection relay circuit using Duplication With Comparison (DWC) as a case study. We evaluate the area and recovery time about Full-DWC and Function-DWC. The results show that further possibilities of the Function-DWC.
キーワード(和) FPGA / 高信頼化 / 二重冗長化 / SEU / 保護リレー
キーワード(英) FPGA / Reliability / Duplication Technique / SEU / Protection Relay
資料番号 CPSY2009-90,DC2009-87
発行日

研究会情報
研究会 CPSY
開催期間 2010/3/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Computer Systems (CPSY)
本文の言語 JPN
タイトル(和) SRAM型FPGAにおける二重冗長回路実装手法の一検討(コンピュータシステム技術4,組込み技術とネットワークに関するワークショップETNET2010)
サブタイトル(和)
タイトル(英) A Case Study of Duplication Technique for SRAM-based FPGA
サブタイトル(和)
キーワード(1)(和/英) FPGA / FPGA
キーワード(2)(和/英) 高信頼化 / Reliability
キーワード(3)(和/英) 二重冗長化 / Duplication Technique
キーワード(4)(和/英) SEU / SEU
キーワード(5)(和/英) 保護リレー / Protection Relay
第 1 著者 氏名(和/英) 白石 恭平 / Kyohei SHIRAISHI
第 1 著者 所属(和/英) 熊本大学大学院自然科学研究科
Graduate School of Science and Technology, Kumamoto University
第 2 著者 氏名(和/英) 尼崎 太樹 / Motoki AMAGASAKI
第 2 著者 所属(和/英) 熊本大学大学院自然科学研究科
Graduate School of Science and Technology, Kumamoto University
第 3 著者 氏名(和/英) 久我 守弘 / Morihiro KUGA
第 3 著者 所属(和/英) 熊本大学大学院自然科学研究科
Graduate School of Science and Technology, Kumamoto University
第 4 著者 氏名(和/英) 藤山 修久 / Nobuhisa FUJIYAMA
第 4 著者 所属(和/英) 株式会社東芝電力システム制御部
Power Systems Protection & Control Department, Toshiba Corporation
第 5 著者 氏名(和/英) 犬飼 道彦 / Michihiko INUKAI
第 5 著者 所属(和/英) 株式会社東芝電力系統技術部
Energy Automation Systems Engineering Dept., Toshiba Corporation
第 6 著者 氏名(和/英) 末吉 敏則 / Toshinori SUEYOSHI
第 6 著者 所属(和/英) 熊本大学大学院自然科学研究科
Graduate School of Science and Technology, Kumamoto University
発表年月日 2010-03-28
資料番号 CPSY2009-90,DC2009-87
巻番号(vol) vol.109
号番号(no) 474
ページ範囲 pp.-
ページ数 6
発行日