講演名 2010-03-28
低遅延リアルタイムオンチップネットワークのための先読みルータの設計(コンピュータシステム技術4,組込み技術とネットワークに関するワークショップETNET2010)
向後 卓磨, 山崎 信行,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 大規模なCMPを用いて実時間システムを構築するためにはスケジューリング方式が重要である.実時間スケジューリングはプリエンプションと最悪実行時間の保証を前提としている.大規模CMPではコア間の接続にNoCが用いられるため,ハードウェアコストや消費電力などの制約により,これらの要求を満たすことは挑戦的なテーマである.またプリエンプションはNoC全体の転送遅延を増大させる可能性があり,その結果,アプリケーション性能を低下させてしまう可能性がある.本論文では,プリエンプション機能を持つNoCの転送遅延改善のためにパイプラインステージ数を削減する先読みオンチップルータを提案する.HDLを用いた実装を行い,合成トラフィックを用いて評価を行った.
抄録(英) Scheduling algorithms are very important to realize a real-time system by using large-scale chip multiprocessors (CMPs). Most real-time scheduling algorithms assume preemption and worst-case execution time. It is challenging topic to handle these requirements on Networks-on-Chip (NoC) which interconnects each core in large-scale CMP, because some on-chip constraints exist including amount of hardware and energy. Preemption mechanism may decrease throughput and increase latency. As result, application performance may fall down. This paper proposes a look-ahead on-chip router for a pre-emptable NoC. Proposed scheme reduces a number of pipeline stages and improves latency. We implemented the look-ahead on-chip router by using HDL and evaluated it by using synthetic traffics.
キーワード(和) リアルタイム / マルチコア / メニーコア / オンチップネットワーク / ネットワークオンチップ / 低遅延
キーワード(英) Real-Time / Multi-core / Many-core / On-chip Networks / Networks-on-Chip (NoC) / Low Latency
資料番号 CPSY2009-89,DC2009-86
発行日

研究会情報
研究会 CPSY
開催期間 2010/3/19(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Computer Systems (CPSY)
本文の言語 JPN
タイトル(和) 低遅延リアルタイムオンチップネットワークのための先読みルータの設計(コンピュータシステム技術4,組込み技術とネットワークに関するワークショップETNET2010)
サブタイトル(和)
タイトル(英) Design of Look-Ahead Router for Low Latency Real-Time On-Chip Networks
サブタイトル(和)
キーワード(1)(和/英) リアルタイム / Real-Time
キーワード(2)(和/英) マルチコア / Multi-core
キーワード(3)(和/英) メニーコア / Many-core
キーワード(4)(和/英) オンチップネットワーク / On-chip Networks
キーワード(5)(和/英) ネットワークオンチップ / Networks-on-Chip (NoC)
キーワード(6)(和/英) 低遅延 / Low Latency
第 1 著者 氏名(和/英) 向後 卓磨 / Takuma KOGO
第 1 著者 所属(和/英) 慶應義塾大学大学院理工学研究科開放環境科学専攻
Department of Computer Science, Graduate School of Science and Technology, Keio University
第 2 著者 氏名(和/英) 山崎 信行 / Nobuyuki YAMASAKI
第 2 著者 所属(和/英) 慶應義塾大学大学院理工学研究科開放環境科学専攻
Department of Computer Science, Graduate School of Science and Technology, Keio University
発表年月日 2010-03-28
資料番号 CPSY2009-89,DC2009-86
巻番号(vol) vol.109
号番号(no) 474
ページ範囲 pp.-
ページ数 6
発行日