講演名 | 2009-12-03 プロセス二重化とプロセス対交換によるチップマルチプロセッサの高信頼化手法(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地-) 長井 智英, 今井 雅, 南谷 崇, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 近年,製造プロセス微細化やトランジスタ密度の増加に伴うプロセッサの信頼性低下が懸念されている.そこで本稿では,プロセスの二重化による故障診断とプロセスペアの交換によるチップマルチプロセッサのための故障診断手法「Pair & Swap」(P&S)を提案する.また,信頼度と性能両方を考慮した新しい評価指標として「Mean Computation To Failure」(MCTF)を提案する.P&Sと従来の三重化冗長(TMR)をMCTFを用いて評価した結果,P&SのMCTFは動的TMRの約1.5倍も大きいことが示された. |
抄録(英) | With the down scale of technology and the increase of transistor count, future processors are expected to be more susceptible to faults. In this paper, we propose a processor-level fault tolerance technique for chip multi-processors called "Pair & Swap"(P&S). We also propose a new metric called "Mean Computation To Failure"(MCTF)considering not only reliability but also performance. We evaluate the P&S and the traditional triple modular redundancy(TMR)by MCTF. The result shows that the MCTF of the P&S is about 1.5 times larger than that of the dynamic TMR. |
キーワード(和) | Pair & Swap / 動的縮退再構成 / ディペンダブル・チップマルチプロセッサ / 故障発生までの平均計算量 |
キーワード(英) | Pair & Swap / graceful degradation / dependable chip multiprocessor / mean computation to failure |
資料番号 | VLD2009-51,DC2009-38 |
発行日 |
研究会情報 | |
研究会 | DC |
---|---|
開催期間 | 2009/11/25(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Dependable Computing (DC) |
---|---|
本文の言語 | JPN |
タイトル(和) | プロセス二重化とプロセス対交換によるチップマルチプロセッサの高信頼化手法(ディペンダブル設計,デザインガイア2009-VLSI設計の新しい大地-) |
サブタイトル(和) | |
タイトル(英) | An Approach to Dependable Chip Multiprocessors with Process Pair and Swap Mechanism |
サブタイトル(和) | |
キーワード(1)(和/英) | Pair & Swap / Pair & Swap |
キーワード(2)(和/英) | 動的縮退再構成 / graceful degradation |
キーワード(3)(和/英) | ディペンダブル・チップマルチプロセッサ / dependable chip multiprocessor |
キーワード(4)(和/英) | 故障発生までの平均計算量 / mean computation to failure |
第 1 著者 氏名(和/英) | 長井 智英 / Tomohide NAGAI |
第 1 著者 所属(和/英) | 東京大学大学院情報理工学系研究科 Graduate School of Information Science and Technology, The University of Tokyo |
第 2 著者 氏名(和/英) | 今井 雅 / Masashi IMAI |
第 2 著者 所属(和/英) | 東京大学駒場オープンラボラトリー Komaba Open Laboratory, The University of Tokyo |
第 3 著者 氏名(和/英) | 南谷 崇 / Takashi NANYA |
第 3 著者 所属(和/英) | 東京大学大学院情報理工学系研究科 Graduate School of Information Science and Technology, The University of Tokyo |
発表年月日 | 2009-12-03 |
資料番号 | VLD2009-51,DC2009-38 |
巻番号(vol) | vol.109 |
号番号(no) | 316 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |