講演名 | 2009-11-27 携帯機器向けグラフィックス・アクセラレータシステムの設計と評価 永井 靖, 大和田 徹, 高木 徹夫, 滝田 功, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | グラフィカル・ユーザインタフェースを備えた携帯機器実現のためには、小型で低消費電力なグラフィックス・アクセラレータ(以下GAと略す)が必要である。すなわち、性能向上効果の高い機能のみを選択的にハードウェア実装することによって、GAの回路規模縮小と必要な描画性能確保を両立させることが重要である。本論文では、描画機能ごとの実行頻度やメモリバス・トラフィックに着目したハードウェア化機能設計手法を提案する。この手法を適用して開発したGAシステム実機で処理性能を評価し、全機能をハードウェア実装したGAの1/2より小さい回路規模でありながら、ほぼ同等の性能を実測し、本手法の有効性を確認した。 |
抄録(英) | Downsized and low power consumption graphics accelerator (GA) is necessary for the mobile appliance that have graphical user interface. Therefore, we attempted satisfying both circuit downsizing and necessary performance of GA system by selecting function on hardware with high effect of the performance improvement. That is, we designed downsized GA by the hardware function design method evaluating the memory bus traffic before developing GA. And, we evaluated the performance of developed GA system. We confirmed that developed GA was almost equal performance and smaller than 1/2 comparing with full function GA. We had this result, and confirmed the effectiveness of our method. |
キーワード(和) | 携帯機器 / グラフィックス・アクセラレータ / メモリバス・トラフィック / 組込みプロセッサ |
キーワード(英) | Mobile Appliance / Graphics Accelerator / Memory Bus Traffic / Embedded Processor |
資料番号 | CAS2009-54,CST2009-27 |
発行日 |
研究会情報 | |
研究会 | CAS |
---|---|
開催期間 | 2009/11/19(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Circuits and Systems (CAS) |
---|---|
本文の言語 | JPN |
タイトル(和) | 携帯機器向けグラフィックス・アクセラレータシステムの設計と評価 |
サブタイトル(和) | |
タイトル(英) | Design and Evaluation of Graphics Accelerator System for Mobile Appliances |
サブタイトル(和) | |
キーワード(1)(和/英) | 携帯機器 / Mobile Appliance |
キーワード(2)(和/英) | グラフィックス・アクセラレータ / Graphics Accelerator |
キーワード(3)(和/英) | メモリバス・トラフィック / Memory Bus Traffic |
キーワード(4)(和/英) | 組込みプロセッサ / Embedded Processor |
第 1 著者 氏名(和/英) | 永井 靖 / Yasushi NAGAI |
第 1 著者 所属(和/英) | 株式会社日立製作所システム開発研究所 Hitachi, Ltd., Systems Development Laboratory |
第 2 著者 氏名(和/英) | 大和田 徹 / Toru OWADA |
第 2 著者 所属(和/英) | 株式会社日立製作所システム開発研究所 Hitachi, Ltd., Systems Development Laboratory |
第 3 著者 氏名(和/英) | 高木 徹夫 / Tetsuo TAKAGI |
第 3 著者 所属(和/英) | 株式会社日立アドバンストデジタル Hitachi Advanced Digital, Inc |
第 4 著者 氏名(和/英) | 滝田 功 / Isao TAKITA |
第 4 著者 所属(和/英) | 株式会社日立製作所都市開発システムグループ Hitachi, Ltd., Urban Planning and Development Systems |
発表年月日 | 2009-11-27 |
資料番号 | CAS2009-54,CST2009-27 |
巻番号(vol) | vol.109 |
号番号(no) | 300 |
ページ範囲 | pp.- |
ページ数 | 5 |
発行日 |