講演名 2009-09-25
GPGPUによる電源配線シミュレーションの高速化手法と評価(システム設計,物理設計及び一般)
横田 誠, 礒田 有哉, 菅野 尚子, 谷口 一徹, 福井 正博,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 本稿では,GPGPU(General Purpose computing on GPU)を使った大規模並列処理の高速化手法について提案する.ここでは,電源配線シミュレータを題材とするが,同アプリケーションに限定せず一般的に高速処理を実現する方法について述べる.高速化の手法は,GPUのアーキテクチャ制約を考慮したものであり,(1)カーネル関数の呼び出し回数の削減,(2)シェアードメモリの効率的な使用,(3)連続したアドレスへのアクセス,の実装方法とその効果について取り上げる.これらの工夫により,GPUの性能を約2.9倍引き出すことができ,結果として,従来CPU比42倍であった処理を,CPU比71倍まで向上できることを確認した.
抄録(英) This paper proposes a speeding up technique for massively parallel power gird simulator by GPGPU (General Purpose computing on Graphics Processing Unit). The proposed power grid simulator is implemented by considering the GPU architecture. Experimental results show that the proposed power grid simulator has achieved 71 times speeding-up than CPU computation with same accuracy. It is observed that the proposed method speeds up the computation 2.9 times.
キーワード(和)
キーワード(英)
資料番号 VLD2009-36
発行日

研究会情報
研究会 VLD
開催期間 2009/9/17(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) GPGPUによる電源配線シミュレーションの高速化手法と評価(システム設計,物理設計及び一般)
サブタイトル(和)
タイトル(英) An Approach for Algorithm Tuning Power Grid Simulation by GPGPU
サブタイトル(和)
キーワード(1)(和/英)
第 1 著者 氏名(和/英) 横田 誠 / Makoto YOKOTA
第 1 著者 所属(和/英) 立命館大学理工学部
Science and Engineering, Ritsumeikan University
第 2 著者 氏名(和/英) 礒田 有哉 / Yuuya ISODA
第 2 著者 所属(和/英) 立命館大学大学院理工学研究科
Science and Engineering, Ritsumeikan University
第 3 著者 氏名(和/英) 菅野 尚子 / Hisako SUGANO
第 3 著者 所属(和/英) 立命館大学大学院理工学研究科
Science and Engineering, Ritsumeikan University
第 4 著者 氏名(和/英) 谷口 一徹 / Ittetsu TANIGUCHI
第 4 著者 所属(和/英) 立命館大学理工学部
Science and Engineering, Ritsumeikan University
第 5 著者 氏名(和/英) 福井 正博 / Masahiro FUKUI
第 5 著者 所属(和/英) 立命館大学理工学部
Science and Engineering, Ritsumeikan University
発表年月日 2009-09-25
資料番号 VLD2009-36
巻番号(vol) vol.109
号番号(no) 201
ページ範囲 pp.-
ページ数 6
発行日