講演名 | 2009-03-12 Domino-RSL方式を用いたDES暗号回路設計と電力差分解析(DPA)攻撃に対する耐性の検証(暗号処理回路,システムオンシリコンを支える設計技術) 小島 憲司, 奥山 一樹, 牧野 友輝, 藤野 毅, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 耐タンパー性を備えた暗号回路を実現するためには,電力差分解析(Differential Power Analysis:DPA)等のサイドチャネル攻撃に対する耐性を考慮したLSI設計を行わなければならない.本研究では,LSIのプリミティブゲートレベルでの対策として,ハザードフリーでゲートの出力遷移確率を乱数により均一化できるDomino-RSL回路を用いた方式を検討している.DES暗号回路,特にS-Box回路のDomino-RSL回路での実装方法と面積評価を述べるとともに,簡易型DES(Simplified-DES)回路を用いて,SPICEシミュレーションを用いたDPA攻撃耐性の評価を行った結果を報告する. |
抄録(英) | To achieve cryptographic circuit that has tamper resistance, it is necessary to consider countermeasures against Side Channel Attack including DPA (Differential Power Analysis). In the present research, we propose the Domino-RSL logic in order to take countermeasures at primitive gate level. It can be hazard-free, and make gate transition probability at 1/2 using random value. We explain about implementation method and area evaluation at DES cryptographic circuit, especially S-Box using Domino-RSL logic, and report the evaluated results on the resistance against DPA Attack. |
キーワード(和) | サイドチャネル攻撃 / 電力差分解析 / RSL / Domino回路 / Domino-RSL / DES / 簡易型DES |
キーワード(英) | Side Channel Attack / DPA / RSL / Domino logic / Domino-RSL logic / DES / Simplified-DES |
資料番号 | VLD2008-140 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2009/3/4(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | Domino-RSL方式を用いたDES暗号回路設計と電力差分解析(DPA)攻撃に対する耐性の検証(暗号処理回路,システムオンシリコンを支える設計技術) |
サブタイトル(和) | |
タイトル(英) | The implementation of DES cryptographic circuit and the evaluation of DPA attack resistance using Domino-RSL technique |
サブタイトル(和) | |
キーワード(1)(和/英) | サイドチャネル攻撃 / Side Channel Attack |
キーワード(2)(和/英) | 電力差分解析 / DPA |
キーワード(3)(和/英) | RSL / RSL |
キーワード(4)(和/英) | Domino回路 / Domino logic |
キーワード(5)(和/英) | Domino-RSL / Domino-RSL logic |
キーワード(6)(和/英) | DES / DES |
キーワード(7)(和/英) | 簡易型DES / Simplified-DES |
第 1 著者 氏名(和/英) | 小島 憲司 / Kenji KOJIMA |
第 1 著者 所属(和/英) | 立命館大学理工学部 Faculty of Science and Engineering, Ritsumeikan University |
第 2 著者 氏名(和/英) | 奥山 一樹 / Kazuki OKUYAMA |
第 2 著者 所属(和/英) | 立命館大学院理工学研究科 Graduate school of Science and Engineering, Ritsumeikan University |
第 3 著者 氏名(和/英) | 牧野 友輝 / Yuki MAKINO |
第 3 著者 所属(和/英) | 立命館大学理工学部 Faculty of Science and Engineering, Ritsumeikan University |
第 4 著者 氏名(和/英) | 藤野 毅 / Takeshi FUJINO |
第 4 著者 所属(和/英) | 立命館大学理工学部:立命館大学院理工学研究科 Faculty of Science and Engineering, Ritsumeikan University:Graduate school of Science and Engineering, Ritsumeikan University |
発表年月日 | 2009-03-12 |
資料番号 | VLD2008-140 |
巻番号(vol) | vol.108 |
号番号(no) | 478 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |