講演名 | 2009-03-11 組込みシステムのタスク内DVFSのための実行トレースマイニング(コンパイラ,システムオンシリコンを支える設計技術) 立松 知紘, 横山 哲郎, 菊地 武彦, 冨山 宏之, 高田 広章, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本稿では,組込みシステムのタスク内動的電圧・周波数制御(DVFS:dynamic voltage and frequency scaling)による消費エネルギー削減の効果を向上させるための実行トレースマイニングを提案する.DVFSによって消費エネルギー削減の効果を向上させるためには,残り最悪実行サイクル数の正確な見積もりが必要である.本稿では,実行トレースマイニングによって,分岐の共起関係や実際に通り得るパスを把握することで,より正確な残り最悪実行サイクル数の見積もりを実現する.CHStoneの倍精度浮動小数点数演算のベンチマーク4つに対し,実行トレースマイニングによって抽出した情報を用いたDVFSを適用した.その結果,既存のDVFS手法に比べ,平均で13.8%の消費エネルギー削減を達成した. |
抄録(英) | We propose execution trace mining for intratask DVFS (dynamic voltage and frequency scaling) in embedded systems to effectively reduce energy consumption. To reduce the energy effectively, it is necessary to accurately estimate the remaining worst-case execution cycles (RWEC). In this paper, execution trace mining realizes accurate estimation of RWEC since information of correlation between branches and never taken pathes are indirectedly exploited. The experiments are performed on four benchmark programs of double-precision floating-point arithmetic from CHStone. The results show that the proposed technique reduces energy consumption by 13.8% on average over existing techniques. |
キーワード(和) | 実行トレースマイニング / DVFS / 低消費エネルギー / 組込みシステム |
キーワード(英) | Execution trace mining / DVFS / Low energy / Embedded systems |
資料番号 | VLD2008-128 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2009/3/4(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 組込みシステムのタスク内DVFSのための実行トレースマイニング(コンパイラ,システムオンシリコンを支える設計技術) |
サブタイトル(和) | |
タイトル(英) | Execution Trace Mining for Intratask DVFS in Embedded Systems |
サブタイトル(和) | |
キーワード(1)(和/英) | 実行トレースマイニング / Execution trace mining |
キーワード(2)(和/英) | DVFS / DVFS |
キーワード(3)(和/英) | 低消費エネルギー / Low energy |
キーワード(4)(和/英) | 組込みシステム / Embedded systems |
第 1 著者 氏名(和/英) | 立松 知紘 / Tomohiro TATEMATSU |
第 1 著者 所属(和/英) | 名古屋大学工学部電気電子・情報工学科 Dept. of Information Engineering, Nagoya Univ. |
第 2 著者 氏名(和/英) | 横山 哲郎 / Tetsuo YOKOYAMA |
第 2 著者 所属(和/英) | 名古屋大学大学院情報科学研究科 Graduate School of Information Science, Nagoya Univ. |
第 3 著者 氏名(和/英) | 菊地 武彦 / Takehiko KIKUCHI |
第 3 著者 所属(和/英) | 名古屋大学大学院情報科学研究科 Graduate School of Information Science, Nagoya Univ. |
第 4 著者 氏名(和/英) | 冨山 宏之 / Hiroyuki TOMIYAMA |
第 4 著者 所属(和/英) | 名古屋大学大学院情報科学研究科 Graduate School of Information Science, Nagoya Univ. |
第 5 著者 氏名(和/英) | 高田 広章 / Hiroaki TAKADA |
第 5 著者 所属(和/英) | 名古屋大学大学院情報科学研究科 Graduate School of Information Science, Nagoya Univ. |
発表年月日 | 2009-03-11 |
資料番号 | VLD2008-128 |
巻番号(vol) | vol.108 |
号番号(no) | 478 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |