講演名 2009-01-13
Customizable Dataplane Processors for System-on-Chip
菅原 崇之,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) System-on-Chip(SOC)に向けたcustomizable processorであるXtensaプロセッサについて、そのアーキテクチャ及びその適用事例を述べる。SOCの開発手法の1つとして、プロセッサソリューションを導入することにより、SOC開発のリスクを減少する。同時に、customizable processorであることから、必要十分なパフォーマンスと低消費電力を同時に実現する。また、自動化されたプロセッサ及び開発ツールの生成により、システム構成の検討に合わせた、逐次的なシステム構成変更を迅速に行うことが可能になり、設計生産性が向上する。
抄録(英) The architecture of Xtensa processor, which is the leading customizable processor for System-on-Chip (SOC), and its user examples are illustrated. The risks around the large SOC development are decreased by introducing these processor solutions. At the same time, the both of the performance requirement and the low-power requirement are achieved simultaneously by using the customizable processor platform. The automated processor generation and related software tools generation enable to execute the iterative system architecture update at design phase and increases the design productivity rate.
キーワード(和) Customizable Processor / Dataplane Processor Unit / DPU
キーワード(英) Customizable Processor / Dataplane Processor Unit / DPU
資料番号 ICD2008-134
発行日

研究会情報
研究会 ICD
開催期間 2009/1/6(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 ENG
タイトル(和)
サブタイトル(和)
タイトル(英) Customizable Dataplane Processors for System-on-Chip
サブタイトル(和)
キーワード(1)(和/英) Customizable Processor / Customizable Processor
キーワード(2)(和/英) Dataplane Processor Unit / Dataplane Processor Unit
キーワード(3)(和/英) DPU / DPU
第 1 著者 氏名(和/英) 菅原 崇之 / Takayuki SUGAWARA
第 1 著者 所属(和/英) テンシリカ株式会社
Tensilica K.K.
発表年月日 2009-01-13
資料番号 ICD2008-134
巻番号(vol) vol.108
号番号(no) 375
ページ範囲 pp.-
ページ数 6
発行日