講演名 | 2009-01-29 MXコアにおけるPE粒度変更による実行効率の改善(コンピュータシステム技術,FPGA応用及び一般) 溝上 雄太, 中野 光臣, 飯田 全広, 末吉 敏則, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | MXコアは細粒度の演算器(Prpcessing Element:PE)を複数搭載した超並列SIMD(Single Instruction Multiple Data)型プロセッサである.MXコアは細粒度PEを超並列に動作させることでピーク性能を高めている.よって,その性能はPEの稼働状況(並列度)に依存する.一方,アプリケーションは一般に演算データのサイズや処理内容によって演算並列度は一定ではないため,常にすべてのPEで処理を行えるわけではない.本稿では,並列度の低いアプリケーションにおいてPEの稼働率を向上させる手法として,演算粒度を変更可能なPEアーキテクチャを提案する.提案アーキテクチャをRSA暗号に適用した結果,従来アーキテクチャと比較して34%の性能改善が得られた. |
抄録(英) | MX-Core is a massively parallel SIMD(Single Instruction Multiple Data) type processor which have fine-grained computing units (PE). The performance of MX-Core depends on the utilization rate of PEs. Therefore, it is necessary to achieve a high operational perfomance that it operate with high parallelism. However, the instruction level parallelism depends on applications or processing which is cause of performance deterioration in MX-Core. In this study, we proposed the unitable PE architecture. This architecture solves the parallelism problem of application. As a result, as compared with traditional architecture, the proposed architecture to RSA cryptography improves performance by 34%. |
キーワード(和) | MXコア / SIMD / 粒度 |
キーワード(英) | MX core / SIMD / granularity |
資料番号 | VLD2008-103,CPSY2008-65,RECONF2008-67 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2009/1/22(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | MXコアにおけるPE粒度変更による実行効率の改善(コンピュータシステム技術,FPGA応用及び一般) |
サブタイトル(和) | |
タイトル(英) | Improvement of Execution Efficiency by Applying Unitable PE Architecture for MX Core |
サブタイトル(和) | |
キーワード(1)(和/英) | MXコア / MX core |
キーワード(2)(和/英) | SIMD / SIMD |
キーワード(3)(和/英) | 粒度 / granularity |
第 1 著者 氏名(和/英) | 溝上 雄太 / Yuta MIZOKAMI |
第 1 著者 所属(和/英) | 熊本大学大学院自然科学研究科 Department of Mathematics and Computer Science, Graduate School of Science and Technology, Kumamoto University |
第 2 著者 氏名(和/英) | 中野 光臣 / Mitsutaka NAKANO |
第 2 著者 所属(和/英) | 熊本大学大学院自然科学研究科 Department of Mathematics and Computer Science, Graduate School of Science and Technology, Kumamoto University |
第 3 著者 氏名(和/英) | 飯田 全広 / Masahiro IIDA |
第 3 著者 所属(和/英) | 熊本大学大学院自然科学研究科 Department of Mathematics and Computer Science, Graduate School of Science and Technology, Kumamoto University |
第 4 著者 氏名(和/英) | 末吉 敏則 / Toshinori SUEYOSHI |
第 4 著者 所属(和/英) | 熊本大学大学院自然科学研究科 Department of Mathematics and Computer Science, Graduate School of Science and Technology, Kumamoto University |
発表年月日 | 2009-01-29 |
資料番号 | VLD2008-103,CPSY2008-65,RECONF2008-67 |
巻番号(vol) | vol.108 |
号番号(no) | 412 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |