講演名 | 2009-01-29 時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般) 磯村 達樹, 稲木 雅人, 高島 康裕, 中村 祐一, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本稿では,大規模システムのプロトタイプに必要である時間多重I/Oの利用を考慮した回路分割手法を検討する.近年の大規模システムのプロトタイプにおいては,複数FPGA実装が必要となっている.そこでは,複数のFPGA間に跨がる信号の通信に利用されるFPGAのピン数が信号線数よりも少ないという問題が,深刻となっている.その有効な解決法の一つとして,1本のピンを時間で区分し,複数信号で共有する時間多重I/Oが提案されている.この時間多重I/Oの利用にあたっては,回路分割と時間多重化する信号線の選択がプロトタイプシステムの動作速度を決定する.ここで,FlipFLop(FF)間の通過段数が多い信号線を多重化として選択すると動作速度の低下が起こりやすいとの観測から,そのような信号線の重みを大きくするような最小重み分割手法を提案する.そして,その提案手法を計算機上に実装し,実験によりその性能を確認した. |
抄録(英) | We propose a partition method to prototype a large scaled system with time-multiplexed I/Os. Recent prototyping of a large scaled system needs several FPGAs. In the prototyping, there is a severe issue that the number of I/Os on one FPGA is less than the number of signals to connect the multiple FPGAs. To solve the issue, a time-multiplexed I/O has been proposed. The time-multiplexed I/O is that a pin is divided into several time slots and shared by several signals. When the time-multiplexed I/O is utilized, the circuit partition and the signal selection to be time-multiplexed determine the speed of the prototype system. In the selection, signal lines on the long path between FFs tend to detoriate the system speed. In this paper, we propose a min-weight partition method in which each signal line on the longer path has large weight. We implement the proposed method on computer and confirm its performance. |
キーワード(和) | 時間多重I/O / 複数FPGA実装 / カット重み最小分割 / FF間段数 |
キーワード(英) | Time-mutiplexed I/O / Multi-FPGA implementation / Min-weight partition / FF-FF Stage-number |
資料番号 | VLD2008-100,CPSY2008-62,RECONF2008-64 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2009/1/22(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般) |
サブタイトル(和) | |
タイトル(英) | Circuit Partition Method with Time-mutiplexed I/O |
サブタイトル(和) | |
キーワード(1)(和/英) | 時間多重I/O / Time-mutiplexed I/O |
キーワード(2)(和/英) | 複数FPGA実装 / Multi-FPGA implementation |
キーワード(3)(和/英) | カット重み最小分割 / Min-weight partition |
キーワード(4)(和/英) | FF間段数 / FF-FF Stage-number |
第 1 著者 氏名(和/英) | 磯村 達樹 / Tatsuki ISOMURA |
第 1 著者 所属(和/英) | 北九州市立大学国際環境工学部情報メディア工学科 Faculty of Environmental Engineering Department of Information and Media Scieneces The University of Kitakyushu |
第 2 著者 氏名(和/英) | 稲木 雅人 / Masato INAGI |
第 2 著者 所属(和/英) | 広島市立大学情報科学研究科情報工学専攻 Graduate School of Information Sciences Department of Computer and Network Engineering Hiroshima City University |
第 3 著者 氏名(和/英) | 高島 康裕 / Yasuhiro TAKASHIMA |
第 3 著者 所属(和/英) | 北九州市立大学国際環境工学部情報メディア工学科 Faculty of Environmental Engineering Department of Information and Media Scieneces The University of Kitakyushu |
第 4 著者 氏名(和/英) | 中村 祐一 / Yuichi NAKAMURA |
第 4 著者 所属(和/英) | NECシステムIPコア研究所 System IP Core Research Labs., NEC Corp. |
発表年月日 | 2009-01-29 |
資料番号 | VLD2008-100,CPSY2008-62,RECONF2008-64 |
巻番号(vol) | vol.108 |
号番号(no) | 412 |
ページ範囲 | pp.- |
ページ数 | 5 |
発行日 |