講演名 2008-12-05
FPGAを用いた動画像符号化システム(システムオンシリコン,一般,システムオンシリコン,RFID技術及び一般)
黒木 良介, 華井 健太郎, 小瀧 浩, 佐藤 一輝, 佐藤 季花, 工藤 健慈, 松下 宗一郎, 渡辺 雅史, 田向 権, 関根 優年,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年のH.264/AVCに代表されるような動画像圧縮法の進歩により,動画像の圧縮率は高まっている.しかしながら,その演算コストは非常に大きく,現行のCPUではリアルタイム処理は困難である.そこで,我々は,hw/sw複合体を用いた画像伝送システムを提案し,リアルタイム圧縮・伸張処理を目指す.hw/sw複合体とは,ハードウェアとソフトウェアの利点を活かしあうための考え方で,FPGA上の符号化,逆符号化回路の簡便な利用を可能にする.提案システムには,符号化回路と逆符号化回路がhw/sw複合体として実装されている.FPGA上の回路に符号化,逆符号化を行わせることで,演算負荷を分散する.本稿では,FPGAを利用することで提案システムの構築が可能であること,ならびに,その有効性を実証する.また,処理フロー上ボトルネックとなる動き補償画像生成処理において,離散ウェーブレット変換を用いた多重解像度テンプレートマッチングを行い,動きベクトル探索の際の計算量の削減を図っている.本稿では,この手法について詳しく述べる.
抄録(英) By progress of video compression methods as typified by H.264/AVC, the Video compressibility rises. However, real-time processing with existing CPU is difficult because the computational cost is very expensive. Therefore, we propose a Video transfer system using hw/sw complex, and aim to real-time compression and extension. hw/sw complex is the way combines hardware with software, and enable to useeasily encoding and decodung circuit on FPGA. The system implements encoding and decoding circuit as hw/sw complex. Encoding and decoding is processed by circuit on FPGA and it enable to share load. The paper intend to demonstrate that it is possible to construct the proposed system by using FPGA and effectivity with implemented system. In addition, in generation of motion-conpensating prediction picture which is a bottleneck on processing flow chart, we propose a method that reduce the computational cost of searching motion vector by multiresolution template matching with discrete wavelet transform. In this paper, we expain this method in detail.
キーワード(和) FPGA / 動画像 / テンプレートマッチング
キーワード(英) FPGA / Video Data / Template Mathing
資料番号 SIS2008-60
発行日

研究会情報
研究会 SIS
開催期間 2008/11/27(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Smart Info-Media Systems (SIS)
本文の言語 JPN
タイトル(和) FPGAを用いた動画像符号化システム(システムオンシリコン,一般,システムオンシリコン,RFID技術及び一般)
サブタイトル(和)
タイトル(英) Video transmission core by using FPGA
サブタイトル(和)
キーワード(1)(和/英) FPGA / FPGA
キーワード(2)(和/英) 動画像 / Video Data
キーワード(3)(和/英) テンプレートマッチング / Template Mathing
第 1 著者 氏名(和/英) 黒木 良介 / Ryosuke KUROGI
第 1 著者 所属(和/英) 東京農工大学工学府
The Faculty of Technology, Tokyo University of Agriculture and Technology
第 2 著者 氏名(和/英) 華井 健太郎 / Kentaro HANAI
第 2 著者 所属(和/英) 東京農工大学工学府
The Faculty of Technology, Tokyo University of Agriculture and Technology
第 3 著者 氏名(和/英) 小瀧 浩 / Hiroshi KOTAKI
第 3 著者 所属(和/英) 東京農工大学工学府
The Faculty of Technology, Tokyo University of Agriculture and Technology
第 4 著者 氏名(和/英) 佐藤 一輝 / Kazuki SATO
第 4 著者 所属(和/英) 東京農工大学工学府
The Faculty of Technology, Tokyo University of Agriculture and Technology
第 5 著者 氏名(和/英) 佐藤 季花 / Rika SATO
第 5 著者 所属(和/英) 東京農工大学工学府
The Faculty of Technology, Tokyo University of Agriculture and Technology
第 6 著者 氏名(和/英) 工藤 健慈 / Kenji KUDO
第 6 著者 所属(和/英) 東京農工大学工学府
The Faculty of Technology, Tokyo University of Agriculture and Technology
第 7 著者 氏名(和/英) 松下 宗一郎 / Soichiro MATSUSHITA
第 7 著者 所属(和/英) 東京工科大学コンピュータサイエンス学部
Tokyo University of Technology
第 8 著者 氏名(和/英) 渡辺 雅史 / Masashi WATANABE
第 8 著者 所属(和/英) 株式会社東京システム技研
Tokyo Systems Laboratories, inc.
第 9 著者 氏名(和/英) 田向 権 / Hakaru TAMUKOH
第 9 著者 所属(和/英) 東京農工大学工学府
The Faculty of Technology, Tokyo University of Agriculture and Technology
第 10 著者 氏名(和/英) 関根 優年 / Masatoshi SEKINE
第 10 著者 所属(和/英) 東京農工大学工学府
The Faculty of Technology, Tokyo University of Agriculture and Technology
発表年月日 2008-12-05
資料番号 SIS2008-60
巻番号(vol) vol.108
号番号(no) 334
ページ範囲 pp.-
ページ数 6
発行日