講演名 | 2008-12-11 デジタルLSIにおける電源ノイズと動作不良の解析手法(学生・若手研究会) 澤田 卓也, 永田 真, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 大規模デジタルLSIにおけるダイナミック電源雑音シミュレーションを行った.シミュレーションには時系列分割寄生容量(TSDPC)モデルを用いた電源電流モデル化手法を使用した.オンチップ雑音モニタを搭載した32-bit RISCマイクロプロセッサチップを90-nmCMOSプロセスで開発し,雑音モニタにより取得した実測結果との比較をすることで解析技術の評価を行った.雑音波形の比較と共に,デジタルLSI内部に多数配置したオンチップ雑音モニタを用いて実測結果と解析結果の雑音振幅の面内分布の比較を行った.一方で,プロセッサの動作エラーを検出するための命令レベルプログラミング手法を開発した.エラー検出手法を用いて実測評価を行った結果,動作エラー発生率が電圧降下量に対して閾値を持って発生する可能性があることを見出した. |
抄録(英) | Dynamic power-supply noise is analyzed in large-scale CMOS digital LSI. For the analysis, power-supply current modeling technique by a time series division parasitism capacity sequence (TSDPC) model as power-supply analysis technology is used. Comparison evaluation of the measurement result of power-supply noise and a simulation result is performed in a 32-bit microprocessor of 90-nm CMOS technology with on-chip noise monitors. On the other hand, instruction-level programming for logical failure analysis is proposed. Experimental measurements demonstrate that the amount of voltage drop influences failure susceptibility of digital circuit operation. |
キーワード(和) | 電源雑音解析 / 電源電流モデル / 動作エラー解析 / 電圧降下量 |
キーワード(英) | power-supply noise analysis / power-supply current model / failure analysis / an amount of power-supply drop |
資料番号 | ICD2008-110 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 2008/12/4(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | デジタルLSIにおける電源ノイズと動作不良の解析手法(学生・若手研究会) |
サブタイトル(和) | |
タイトル(英) | Simulation Techniques for Power Supply Noise and Operation Failures in Digital LSI |
サブタイトル(和) | |
キーワード(1)(和/英) | 電源雑音解析 / power-supply noise analysis |
キーワード(2)(和/英) | 電源電流モデル / power-supply current model |
キーワード(3)(和/英) | 動作エラー解析 / failure analysis |
キーワード(4)(和/英) | 電圧降下量 / an amount of power-supply drop |
第 1 著者 氏名(和/英) | 澤田 卓也 / Takuya SAWADA |
第 1 著者 所属(和/英) | 神戸大学大学院工学研究科情報知能学専攻 Dept. of Computer Science and Systems Engineering, Graduate School of Engineering, Kobe University |
第 2 著者 氏名(和/英) | 永田 真 / Makoto NAGATA |
第 2 著者 所属(和/英) | 神戸大学大学院工学研究科情報知能学専攻 Dept. of Computer Science and Systems Engineering, Graduate School of Engineering, Kobe University |
発表年月日 | 2008-12-11 |
資料番号 | ICD2008-110 |
巻番号(vol) | vol.108 |
号番号(no) | 347 |
ページ範囲 | pp.- |
ページ数 | 4 |
発行日 |