講演名 | 2008-11-19 確率過程を用いた遅延解析手法の検討(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地) 堀 和輝, 鈴木 五郎, |
||
---|---|---|---|
PDFダウンロードページ | PDFダウンロードページへ | ||
抄録(和) | Gamma分布を利用した静的回路遅延解析では,0次,1次,2次のmomentが必要である.従来のmomentの計算手法である回路状態方程式係数法では,全nodeのmomentを計算してしまうという問題がある.この問題の解決を図るために,2次moment計算は,random walk法を利用して注目しているnodeだけの2次moment計算する手法,1次momentの計算は,回路の電流源の値が同一である特徴を利用した静的moment計算手法を提案する.random walk法と静的moment計算手法を組み合わせた遅延解析手法の実現手段の検討を行った. | ||
抄録(英) | 0^ | , 1^ moments becomes 1. Second is to calculate 2^ | |
キーワード(和) | 高次moment法 / 遅延解析 / Elmore法 / random walk法 / SPICE / KCL | ||
キーワード(英) | high order moment method / delay analysis / Elmore method / random walk / SPICE / KCL | ||
資料番号 | VLD2008-88,DC2008-56 | ||
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2008/11/10(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 確率過程を用いた遅延解析手法の検討(遅延・電源ノイズ解析,デザインガイア2008-VLSI設計の新しい大地) |
サブタイトル(和) | |
タイトル(英) | Delay analysis method using stochastic process |
サブタイトル(和) | |
キーワード(1)(和/英) | 高次moment法 / high order moment method |
キーワード(2)(和/英) | 遅延解析 / delay analysis |
キーワード(3)(和/英) | Elmore法 / Elmore method |
キーワード(4)(和/英) | random walk法 / random walk |
キーワード(5)(和/英) | SPICE / SPICE |
キーワード(6)(和/英) | KCL / KCL |
第 1 著者 氏名(和/英) | 堀 和輝 / Kazuki HORI |
第 1 著者 所属(和/英) | 北九州市立大学情報メディア工学科 Department of Information Science, University of Kitakyushu |
第 2 著者 氏名(和/英) | 鈴木 五郎 / Goro SUZUKI |
第 2 著者 所属(和/英) | 北九州市立大学情報メディア工学科 Department of Information Science, University of Kitakyushu |
発表年月日 | 2008-11-19 |
資料番号 | VLD2008-88,DC2008-56 |
巻番号(vol) | vol.108 |
号番号(no) | 298 |
ページ範囲 | pp.- |
ページ数 | 5 |
発行日 |