講演名 2008-11-17
アナログIC設計における排他的近接対称配置制約を考慮した配置手法の研究(レイアウト,デザインガイア2008-VLSI設計の新しい大地)
浅野 晋平, 藤吉 邦洋,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) アナログICのレイアウト設計では,しばしば複数のセル対を水平,もしくは垂直な軸に対して線対称に配置することが要求される.そこで,矩形配置表現方法であるsequence-pairを用いて,その表現による制約と,対称配置制約とを満たした配置を得る手法が提案されてきた.対称に配置すべきセル対は,出来るだけ近くに配置する事も同時に求められる場合が多く,このことから近接対称配置制約が提案された.しかし,この制約だけでは対称に配置したセルの組同士が離れ,配線による寄生素子の特性に不整合が生じる可能性がある.そこで本稿では,対称に配置するだけでなく,ある対称軸に対称に配置せよとされたセル同士を出来るだけ近くに配置する制約として,排他的近接対称配置制約を定義する.そして,凸多角形パッキングの手法を応用することで,制約に基づく配置をより高速に得ることが出来る手法を提案する.そして実験によって提案手法の有効性を確認する.
抄録(英) In recent high performance analog IC design, it is often required to place some cells symmetrically to a horizontal or vertical axis. Then, some methods of obtaining the closest placement that satisfies the given symmetry constraints and the topology constraints imposed by a sequence-pair were proposed. But, some cells placed symmetrically are required to be placed nearly. Therefore, in this paper, we define "exclusive adjacent symmetry constraint" and propose a method of obtaining the closest cell placement that satisfies the given constraints.
キーワード(和) 対称配置制約 / sequence-pair / アナログIC / 配置
キーワード(英) symmetry constraint / sequence-pair / analog IC / placement
資料番号 VLD2008-71,DC2008-39
発行日

研究会情報
研究会 VLD
開催期間 2008/11/10(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) アナログIC設計における排他的近接対称配置制約を考慮した配置手法の研究(レイアウト,デザインガイア2008-VLSI設計の新しい大地)
サブタイトル(和)
タイトル(英) On Handling Cell Placement with Exclusive Adjacent Symmetry Constraints for Analog IC Layout Design
サブタイトル(和)
キーワード(1)(和/英) 対称配置制約 / symmetry constraint
キーワード(2)(和/英) sequence-pair / sequence-pair
キーワード(3)(和/英) アナログIC / analog IC
キーワード(4)(和/英) 配置 / placement
第 1 著者 氏名(和/英) 浅野 晋平 / Shimpei ASANO
第 1 著者 所属(和/英) 東京農工大学大学院電気電子工学専攻
Department of Electrical and Electronic Engineering, Tokyo University of Agriculture and Technology
第 2 著者 氏名(和/英) 藤吉 邦洋 / Kunihiro FUJIYOSHI
第 2 著者 所属(和/英) 東京農工大学大学院電気電子工学専攻
Department of Electrical and Electronic Engineering, Tokyo University of Agriculture and Technology
発表年月日 2008-11-17
資料番号 VLD2008-71,DC2008-39
巻番号(vol) vol.108
号番号(no) 298
ページ範囲 pp.-
ページ数 6
発行日