講演名 2008-09-26
動的リコンフィギャラブルプロセッサMuCCRA-2βの実機評価(リコンフィギャラブルアーキテクチャ)
齊藤 貴樹, 加東 勝, 齊藤 正太郎, 佐野 徹, 平井 啓一郎, 西村 隆, 中村 拓郎, 堤 聡, 長谷川 揚平, 天野 英晴,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 従来,要求性能を満たす為に,モバイル機器にはCPUと共にASICやFPGAが用いられてきた.しかし,組み込み機器の多機能化,製品サイクルの短縮化,バッテリの駆動時間の更なる長期化等が求められてきている現在,ASICやFPGAを用いて全ての要求を満たす事は難しい.これを解決する為に近年では,動的リコンフィギャラブルアーキテクチャの研究が注目されている.MuCCRA (Multi-Context Configurable Reconfigurable Architecture)は,我々がチップレベルから検討を重ね,消費電力を低く抑えたまま性能要求を十分に発揮させる技術を研究する目的の基で,開発している動的リコンフィギャラブルアーキテクチャである.そのプロトタイプチップとして,MuCCRA-2及びMuCCRA-2βは昨年テープアウトをし,今年完成した.本論文では,そのMuCCRA-2β上に様々なアプリケーションを実装し,動作周波数及び消費電力を測定した.その結果,ネガポジ反転を実行した場合,最大55.2MHzで動作し,また更に,水平平滑化及びセピア化の,合計3つのアプリケーションを順に49.5MHzで動作させた場合,コアにおいて平均5.44mWの消費電力が確認できた.
抄録(英) Dynamically Reconfigurable Processing Array (DRPA) has been received an attention as a flexible and efficient off-loading engine for various types of System-on-Chips (SoCs). Although some devices are commercially available, an evaluation results with real chips have been rarely reported. MuCCRA (Multi-Context Configurable Reconfigurable Architecture) project aims to establish techniques to generate a cost effective low power DRPA for a given target application. MuCCAR-2 is the second prototype chip of MuCCRA project and MuCCRA-2β, which includes a PE and reconfiguration mechanism was also taped out as a prototype for evaluation. In this paper, we implemented three kinds of image processing applications on MuCCRA-2β, and measured its frequency and power consumption. As a result, in case of executing nega/posi filter at 55.2MHz of frequency, and of executing two more applications (horizontal smoothing and sepia filter) sequentially at 49.5MHz, 5.44mW of power consumption was confirmed at the average.
キーワード(和) 動的リコンフィギャラブルプロセッサ / 実機評価
キーワード(英)
資料番号 RECONF2008-34
発行日

研究会情報
研究会 RECONF
開催期間 2008/9/18(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 JPN
タイトル(和) 動的リコンフィギャラブルプロセッサMuCCRA-2βの実機評価(リコンフィギャラブルアーキテクチャ)
サブタイトル(和)
タイトル(英) Practice Evaluation of Dynamically Reconfigurable Processor MuCCRA-2β
サブタイトル(和)
キーワード(1)(和/英) 動的リコンフィギャラブルプロセッサ
キーワード(2)(和/英) 実機評価
第 1 著者 氏名(和/英) 齊藤 貴樹 / Yoshiki SAITO
第 1 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of Science and Technology, Keio University
第 2 著者 氏名(和/英) 加東 勝 / Masaru KATO
第 2 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of Science and Technology, Keio University
第 3 著者 氏名(和/英) 齊藤 正太郎 / Shotaro SAITO
第 3 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of Science and Technology, Keio University
第 4 著者 氏名(和/英) 佐野 徹 / Toru SANO
第 4 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of Science and Technology, Keio University
第 5 著者 氏名(和/英) 平井 啓一郎 / Keiichiro HIRAI
第 5 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of Science and Technology, Keio University
第 6 著者 氏名(和/英) 西村 隆 / Takashi NISHIMURA
第 6 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of Science and Technology, Keio University
第 7 著者 氏名(和/英) 中村 拓郎 / Takuro NAKAMURA
第 7 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of Science and Technology, Keio University
第 8 著者 氏名(和/英) 堤 聡 / Satoshi TSUTSUMI
第 8 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of Science and Technology, Keio University
第 9 著者 氏名(和/英) 長谷川 揚平 / Yohei HASEGAWA
第 9 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of Science and Technology, Keio University
第 10 著者 氏名(和/英) 天野 英晴 / Hideharu AMANO
第 10 著者 所属(和/英) 慶應義塾大学理工学部
Faculty of Science and Technology, Keio University
発表年月日 2008-09-26
資料番号 RECONF2008-34
巻番号(vol) vol.108
号番号(no) 220
ページ範囲 pp.-
ページ数 6
発行日