講演名 2008-07-11
Chip design of a Successive Approximation A/D Converter for a Structure Monitoring System(Session8A: Si Devices III)
,
PDFダウンロードページ PDFダウンロードページへ
抄録(和)
抄録(英) This paper describes a design of a 10-bit 500KS/s CMOS successive approximation analog-to-digital converter for optical fiber sensor driving IC which is used for structure monitoring system. We adopted a charge-scaling DAC using a split array and hence reduced the area of capacitors by 1/15 multiple compared with a charge-scaling DAC. An output offset storage technique is applied to the design of comparator. The total power consumption of designed circuit is 1.9mW at the supply voltage of 3.3V with a 0.25μm COMS technology.
キーワード(和)
キーワード(英) Analog-to-digital converter (ADC) / charge-scaling DAC / structure monitoring system
資料番号 ED2008-87,SDM2008-106
発行日

研究会情報
研究会 ED
開催期間 2008/7/2(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Electron Devices (ED)
本文の言語 ENG
タイトル(和)
サブタイトル(和)
タイトル(英) Chip design of a Successive Approximation A/D Converter for a Structure Monitoring System(Session8A: Si Devices III)
サブタイトル(和)
キーワード(1)(和/英) / Analog-to-digital converter (ADC)
第 1 著者 氏名(和/英) / Jae-Woon Kim
第 1 著者 所属(和/英)
Dept. of Electronic Engineering, Sogang University
発表年月日 2008-07-11
資料番号 ED2008-87,SDM2008-106
巻番号(vol) vol.108
号番号(no) 121
ページ範囲 pp.-
ページ数 5
発行日