講演名 | 2008-05-22 粒度可変論理セル向けクラスタ構造の一検討(設計手法) 井上 万輝, 松山 和憲, 佐藤 嘉晃, 古賀 正紘, 尼崎 太樹, 飯田 全広, 末吉 敏則, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | リコンフィギャラブルロジックデバイスRLD (Reconfigurable Logic Device)は基本素子の入力粒度の違いにより,細粒度方式と粗粒度方式に大別できる.両方式は演算粒度が固定されており,自身の構造に適したアプリケーションでしかその性能を発揮することができない.そこで,本研究では粒度可変論理セルVGLC (Variable Grain Logic Cell)を提案している.VGLCは論理セル単位で粒度を切り替えることが可能であるため,アプリケーションに適した実装が可能となる.本稿ではVGLCに適したクラスタ構造を提案する.提案クラスタ構造は3つのVGLCとそれらを接続するローカル配線をもつ.複数の算術ハードウェアアルゴリズムを用いて評価を行った.その結果,加算器ではキャリーセレクトアダーが遅延,面積において最もバランスの良い結果となった.乗算器では遅延と面積のトレードオフに応じて算術アルゴリズムを選択する必要がある. |
抄録(英) | Reconfigurable logic devices (RLDs) are classified as fine-grained or coarse-grained types on the basis of their basic logic cell architecture. In general, each architecture has its own advantages; therefore, it is difficult to achieve a balance between the operation speed and implementation area in various applications. In this study, we propose a variable grain logic cell (VGLC) architecture. Its key feature is the variable granularity that is a trade-off between the coarse-grained and fine-grained types required for the implementation arithmetic and random logic, respectively. In this paper, we propose a cluster structure for the VGLC. In the proposed cluster structure, we cluster three VGLCs and provide a local routing block to interconnect them to improve the circuit speed. In order to evaluate the proposed cluster structure, we implemented adder circuits and multipliers. As a result, carry select adder was the suitable adder circuit for the proposed cluster structure. In the case of multiplier, we need to select the suitable arithmetic algorithm according to the trade-off between delay and area. |
キーワード(和) | リコンフィギャラブルロジックデバイス / 粗粒度 / 細粒度 / クラスタ / 算術演算回路 |
キーワード(英) | reconfigurable logic device / coarse-grain / fine-grain / cluster / arithmetic operation circuit |
資料番号 | RECONF2008-8 |
発行日 |
研究会情報 | |
研究会 | RECONF |
---|---|
開催期間 | 2008/5/15(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Reconfigurable Systems (RECONF) |
---|---|
本文の言語 | JPN |
タイトル(和) | 粒度可変論理セル向けクラスタ構造の一検討(設計手法) |
サブタイトル(和) | |
タイトル(英) | A Novel Cluster Structure for Variable Grain Logic Cell |
サブタイトル(和) | |
キーワード(1)(和/英) | リコンフィギャラブルロジックデバイス / reconfigurable logic device |
キーワード(2)(和/英) | 粗粒度 / coarse-grain |
キーワード(3)(和/英) | 細粒度 / fine-grain |
キーワード(4)(和/英) | クラスタ / cluster |
キーワード(5)(和/英) | 算術演算回路 / arithmetic operation circuit |
第 1 著者 氏名(和/英) | 井上 万輝 / Kazuki INOUE |
第 1 著者 所属(和/英) | 熊本大学大学院自然科学研究科 Graduate School of Sience and Technology, Kumamoto University |
第 2 著者 氏名(和/英) | 松山 和憲 / Kazunori MATSUYAMA |
第 2 著者 所属(和/英) | 熊本大学大学院自然科学研究科 Graduate School of Sience and Technology, Kumamoto University |
第 3 著者 氏名(和/英) | 佐藤 嘉晃 / Yoshiaki SATOU |
第 3 著者 所属(和/英) | 熊本大学大学院自然科学研究科 Graduate School of Sience and Technology, Kumamoto University |
第 4 著者 氏名(和/英) | 古賀 正紘 / Masahiro KOGA |
第 4 著者 所属(和/英) | 熊本大学大学院自然科学研究科 Graduate School of Sience and Technology, Kumamoto University |
第 5 著者 氏名(和/英) | 尼崎 太樹 / Motoki AMAGASAKI |
第 5 著者 所属(和/英) | 熊本大学大学院自然科学研究科 Graduate School of Sience and Technology, Kumamoto University |
第 6 著者 氏名(和/英) | 飯田 全広 / Masahiro IIDA |
第 6 著者 所属(和/英) | 熊本大学大学院自然科学研究科 Graduate School of Sience and Technology, Kumamoto University |
第 7 著者 氏名(和/英) | 末吉 敏則 / Toshinori SUEYOSHI |
第 7 著者 所属(和/英) | 熊本大学大学院自然科学研究科 Graduate School of Sience and Technology, Kumamoto University |
発表年月日 | 2008-05-22 |
資料番号 | RECONF2008-8 |
巻番号(vol) | vol.108 |
号番号(no) | 48 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |