講演名 | 2008-05-22 高精度浮動小数点演算器のFPGAでの実装(応用1) 中里 直人, 石川 正, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 素粒子実験の検証に利用される多次元積分のように,様々な問題で倍精度より高精度な演算が必要とされている.このような場合,整数や浮動小数点演算を使ったエミュレーションにより,高精度演算がおこなわれてきた.そのときの計算速度は,CPUでの倍精度演算の数%に低下するため,大規模な計算をおこなう際のネックになっている.我々は,このような数値計算を高速化するため,FPGAでの高精度浮動小数点演算器の実装をおこなっている.本論文では,FPGAでの実装の詳細を紹介し,それを使った計算エンジンの提案と,その性能評価について報告する. |
抄録(英) | Kinds of numerical application programs require high-precision (better than double-precision) floating-point (FP) operations. An example of such applications is a numerical evaluation of Feynmann loop integrals. To evaluate those integrals with a desired accuracy on conventional CPUs, one utilize emulation techniques using double-precision operations or 64-bit integer operations. However, a perfomance penalty of emulation techniques is as large as 4-5% of DP operations. To tackle those problems, we are currently working on implementation of quadruple-precision floating-point operation units on a FPGA device. We report a current status of our project and propose a computation unit that is capable of high-precision numerical integration. |
キーワード(和) | |
キーワード(英) | |
資料番号 | RECONF2008-2 |
発行日 |
研究会情報 | |
研究会 | RECONF |
---|---|
開催期間 | 2008/5/15(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Reconfigurable Systems (RECONF) |
---|---|
本文の言語 | JPN |
タイトル(和) | 高精度浮動小数点演算器のFPGAでの実装(応用1) |
サブタイトル(和) | |
タイトル(英) | An Implementation of High Precision Floating-point Operation Units on FPGA |
サブタイトル(和) | |
キーワード(1)(和/英) | |
第 1 著者 氏名(和/英) | 中里 直人 / Naohito NAKASATO |
第 1 著者 所属(和/英) | 会津大学コンピュータ理工学部 University of Aizu |
第 2 著者 氏名(和/英) | 石川 正 / Tadashi ISHIKAWA |
第 2 著者 所属(和/英) | 高エネルギー加速器研究機構 High Energy Accelerator Research Organization, KEK |
発表年月日 | 2008-05-22 |
資料番号 | RECONF2008-2 |
巻番号(vol) | vol.108 |
号番号(no) | 48 |
ページ範囲 | pp.- |
ページ数 | 5 |
発行日 |