講演名 | 2008-01-16 リコンフィギャラブルマシンSRC-6におけるDMA転送の最適化手法(高速化技術) 志田 さや香, 柴田 裕一郎, 小栗 清, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | リコンフィギャラブルマシンでは,CPUとFPGA間のデータ転送がボトルネックになることが多く,転送時間の短縮が求められている.このためSRC-6のDMA転送は複数のオンボードメモリにインタリーブしながらストリーミング処理することが可能となっている.しかし,FPGAの資源制約が大きなアプリケーションでは,インタリーブの前処理としてCPU上でのデータ並べ換えを行う必要がある.本稿では,そのオーバーヘッドを評価し,トレードオフポイントを明らかにした.その結果,1データ列あたり150KB以下の演算を扱う場合,CPU上で並べ換えをした後インタリーブしながらストリーミング処理を行うことで速度向上が実現できることを示した. |
抄録(英) | DMA transfer between a CPU and an FPGA often becomes a bottleneck of current reconfigurable machines. To mitigate this problem, the DMA transfer of SRC-6 supports streaming processing with a on-board memory interleave. However, as a preprocessing of the interleave, the CPU must reorder the data for applications with severe FPGA resource constraints. This paper empirically evaluates this overhead to reveal the trade-off point. The results show that the speedup is achieved by interleaved streaming DMA when FPGAs treat 150KB or lower of data per stream. |
キーワード(和) | FPGA / DMA転送 / インタリーブ / レイテンシ隠蔽 |
キーワード(英) | FPGA / DMA transfer / interleave / latency hiding |
資料番号 | VLD2007-109,CPSY2007-52,RECONF2007-55 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2008/1/9(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | リコンフィギャラブルマシンSRC-6におけるDMA転送の最適化手法(高速化技術) |
サブタイトル(和) | |
タイトル(英) | An optimization method of DMA transfer for the SRC-6 reconfigurable machine |
サブタイトル(和) | |
キーワード(1)(和/英) | FPGA / FPGA |
キーワード(2)(和/英) | DMA転送 / DMA transfer |
キーワード(3)(和/英) | インタリーブ / interleave |
キーワード(4)(和/英) | レイテンシ隠蔽 / latency hiding |
第 1 著者 氏名(和/英) | 志田 さや香 / Sayaka SHIDA |
第 1 著者 所属(和/英) | 長崎大学工学部情報システム工学科 Department of Computer and Information Sciences, Nagasaki University |
第 2 著者 氏名(和/英) | 柴田 裕一郎 / Yuichiro SHIBATA |
第 2 著者 所属(和/英) | 長崎大学工学部情報システム工学科 Department of Computer and Information Sciences, Nagasaki University |
第 3 著者 氏名(和/英) | 小栗 清 / Kiyoshi OGURI |
第 3 著者 所属(和/英) | 長崎大学工学部情報システム工学科 Department of Computer and Information Sciences, Nagasaki University |
発表年月日 | 2008-01-16 |
資料番号 | VLD2007-109,CPSY2007-52,RECONF2007-55 |
巻番号(vol) | vol.107 |
号番号(no) | 414 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |