講演名 2007-12-14
拡張テンプレート動き検出用4画素精度ビット切り詰め型探索ユニットの設計(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
片野 智健, 上念 三郎, 佐々木 敬泰, 大野 和彦, 近藤 利夫,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) ビット幅を2ビットに切り詰めたエッジ抽出成分の差分絶対値和に,1ビットに切り詰めたブロック構成ラインごとの平均値の差分絶対値を併用することで探索精度の低下を抑える新たなブロックマッチング法を開発した.本稿ではこの新たなマッチング法を,ブロック間のSAD共有率の高まる2×2ブロック拡張の異形状拡張テンプレート併用法に組み合わせることで,1080i対応の階層型動き検出器の一次探索部の4画素精度探索ユニットの設計を行った.この探索ユニットはPE480個からなる.PEアレイ部,その出力より拡張テンプレートごとの予測ブロックとの間の不一致度(差分絶対値和)を算出する部分和演算部,最小の差分絶対値和を検出する比較部で構成している.0.18μm5層メタル配線のCMOSテクノロジを用い,周波数108MHzで動作させる条件で設計したところ,実効探索並列度1当たりの面積が別途設計の3×3ブロック拡張,ビット切り詰め無しのものに比べ65%低減された結果,全体のレイアウト面積は1.96×1.96mm^2となった.
抄録(英) We proposed a block matching method using bit-truncated images composed of an high frequency 2-bit component and a low frequency 1-bit component for the accurate motion estimation. Combining this matching method with an effective different extended template method in which the matching is executed between packaged neighboring blocks up to 2×2, we designed a first-stage motion estimation unit for the hierarchical HDTV (1080i) motion estimator. It is composed of a 480PE array part, a partial sum part for SAD calculations of the extended templates and a comparing part for detection of the minimum SAD. The mask pattern layout of 1.96×1.96mm^2 has been designed on the 108MHz operation condition by using 0.18μm five-layer metal CMOS technology.
キーワード(和) HDTV / MPEG2 / 動き検出 / ビットトランケーション / 1080i
キーワード(英) HDTV / MPEG2 / Motion Estimation / Bit-Truncation / 1080i
資料番号 ICD2007-132
発行日

研究会情報
研究会 ICD
開催期間 2007/12/6(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 拡張テンプレート動き検出用4画素精度ビット切り詰め型探索ユニットの設計(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
サブタイトル(和)
タイトル(英) Four-Pixel accuracy Motion Estimation Unit using Bit-Truncation for Multiple Extended Templates
サブタイトル(和)
キーワード(1)(和/英) HDTV / HDTV
キーワード(2)(和/英) MPEG2 / MPEG2
キーワード(3)(和/英) 動き検出 / Motion Estimation
キーワード(4)(和/英) ビットトランケーション / Bit-Truncation
キーワード(5)(和/英) 1080i / 1080i
第 1 著者 氏名(和/英) 片野 智健 / Tomotaka Katano
第 1 著者 所属(和/英) 三重大学大学院工学研究科
Graduate School of Engineering, Mie University
第 2 著者 氏名(和/英) 上念 三郎 / Saburo Johnen
第 2 著者 所属(和/英) 三重大学工学部
Faculty of Engineering, Mie University
第 3 著者 氏名(和/英) 佐々木 敬泰 / Takahiro Sasaki
第 3 著者 所属(和/英) 三重大学大学院工学研究科
Graduate School of Engineering, Mie University
第 4 著者 氏名(和/英) 大野 和彦 / Kazuhiko Ohno
第 4 著者 所属(和/英) 三重大学大学院工学研究科
Graduate School of Engineering, Mie University
第 5 著者 氏名(和/英) 近藤 利夫 / Toshio Kondo
第 5 著者 所属(和/英) 三重大学大学院工学研究科
Graduate School of Engineering, Mie University
発表年月日 2007-12-14
資料番号 ICD2007-132
巻番号(vol) vol.107
号番号(no) 382
ページ範囲 pp.-
ページ数 6
発行日