講演名 | 2007-12-14 セルフタイム型ウェブパイプラインの相互転送制御回路の検討(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ)) 小松 和寛, 三宮 秀次, 岩田 誠, 亀田 卓, 坪内 和夫, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 極限集積化時代の複合LSIシステムでは,膨大な素子の有効活用,低消費電力化,設計容易化を同時に達成できる自律分散型システム構成原理の考え方が重要になる.クロックを用いないセルフタイム回路は,計算,制御信号,電力消費をすべて局所化できるため,自律分散型パイプライン・アーキテクチャの基本制御回路として有望であり,省電力で並列処理が可能なデータ駆動型メディアプロセッサとして既に実用化されている.本稿では,このセルフタイム型パイプラインSTPの局所制御性をさらに徹底的に活用して,パイプライン処理機構を蜘蛛の巣(ウェブ)状に張り巡らせることによって,様々なパイプライン並列処理を実現できる,セルフタイム型ウェブパイプラインの考え方を示す.また,その構成に必須となる相互データ転送制御回路を提案する.本回路によって,2本のパイプライン間で想定可能な種々の相互作用を自由に実現できる.一例として,本回路を応用したパイプライン・ソーティングLSIコアの設計・評価結果を示し,本提案回路の有効性を議論する. |
抄録(英) | The self-timed pipeline (STP) is one of the most promising SoC architectures achieving the efficient utilization of abundant transistors, ultra low power, and easy-to-design with signal integrity and low EMI. This paper proposes the concept of a self-timed (clockless) web-pipeline in which various pipelines are distributed and interconnected each other as if it were the web on a huge LSI chip. The paper also proposes a basic data-transfer-control circuit which realizes various combinations of flow-thru processing between pipelines on the web pipeline, and then shows a self-timed pipelined sorting LSI core as an example application of the proposed circuit. |
キーワード(和) | セルフタイム回路 / ウェブパイプライン / 相互転送制御 / パイプライン・ソーティング |
キーワード(英) | Self-timed circuit / Web-pipeline / Inter-pipeline transfer control / Pipelined sorting |
資料番号 | ICD2007-129 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 2007/12/6(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | セルフタイム型ウェブパイプラインの相互転送制御回路の検討(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ)) |
サブタイトル(和) | |
タイトル(英) | A Study on Inter-Pipeline Data Transfer Control Circuits for Self-Timed Web-Pipeline |
サブタイトル(和) | |
キーワード(1)(和/英) | セルフタイム回路 / Self-timed circuit |
キーワード(2)(和/英) | ウェブパイプライン / Web-pipeline |
キーワード(3)(和/英) | 相互転送制御 / Inter-pipeline transfer control |
キーワード(4)(和/英) | パイプライン・ソーティング / Pipelined sorting |
第 1 著者 氏名(和/英) | 小松 和寛 / Kazuhiro KOMATSU |
第 1 著者 所属(和/英) | 高知工科大学大学院工学研究科 Graduate School of Engineering, Kochi University of Technology |
第 2 著者 氏名(和/英) | 三宮 秀次 / Shuji SANNOMIYA |
第 2 著者 所属(和/英) | 高知工科大学情報システム工学科 Dept. of Information Systems Engineering, Kochi University of Technology |
第 3 著者 氏名(和/英) | 岩田 誠 / Makoto IWATA |
第 3 著者 所属(和/英) | 高知工科大学情報システム工学科:東北大学電気通信研究所 Dept. of Information Systems Engineering, Kochi University of Technology:Research Institute of Electrical Communication, Tohoku University |
第 4 著者 氏名(和/英) | 亀田 卓 / Suguru KAMEDA |
第 4 著者 所属(和/英) | 東北大学電気通信研究所 Research Institute of Electrical Communication, Tohoku University |
第 5 著者 氏名(和/英) | 坪内 和夫 / Kazuo TSUBOUCHI |
第 5 著者 所属(和/英) | 東北大学電気通信研究所 Research Institute of Electrical Communication, Tohoku University |
発表年月日 | 2007-12-14 |
資料番号 | ICD2007-129 |
巻番号(vol) | vol.107 |
号番号(no) | 382 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |