講演名 | 2007-12-13 超並列画像処理応用任意位置任意サイズ矩形画素の1サイクルアクセスが可能なブロックアクセスメモリアーキテクチャ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ)) 村地 勇一郎, 宮越 純一, 上農 哲也, 川口 博, 吉本 雅彦, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本研究では,任意位置任意サイズ矩形画素の1サイクルアクセスが可能な超並列画像処理応用新規メモリアーキテクチャを開発した.このメモリは任意位置からn×m画素のデータの1サイクルアクセスを可能にしている.また,本提案メモリは画素間引き機能を有しており,水平方向,垂直方向それぞれ独立に1/2画素間引きを設定した矩形読み出しが実現できる.以上の機能は新規マッピング手法とローカル語線選択線の導入とXデコーダ共有によって実現された.提案メモリをHDTV解像度対応のH.264整数画素精度動き探索プロセッサにサーチウィンドウバッファとして採用した場合,消費電力と面積を従来のメモリに比べそれぞれ49%,48%削減することが可能である.また,更なる並列度が要求されるスーパーHDTV解像度において,より大きな効果を見込めることを確認した. |
抄録(英) | This paper describes a unique SRAM architecture for super-parallel video processing. It features one cycle functional access of a rectangular image data (n×m pixels) with segmentation-free. To achieve this accessibility, a local word-line select scheme and a merged X-decoder method are newly introduced with elimination of extra X-decoder employed in usage of the conventional divided SRAM macro. The proposed SRAM has been adopted to a search window buffer for H.264 motion estimation processor for HDTV resolution video. As a result, a power and area of the search window buffer are reduced by 49% and by 48%, respectively. Furthermore, it is shown that the proposed SRAM is more efficient for super-HDTV resolution video which requires more parallelism. |
キーワード(和) | 矩形アクセス / 低消費電力 / Xデコーダ共有 / ローカル語線選択 |
キーワード(英) | Rectangular access / Low power / Merged X-decoder / local word line select |
資料番号 | ICD2007-128 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 2007/12/6(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 超並列画像処理応用任意位置任意サイズ矩形画素の1サイクルアクセスが可能なブロックアクセスメモリアーキテクチャ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ)) |
サブタイトル(和) | |
タイトル(英) | A Power-Efficient SRAM Core Architecture with Segmentation-Free and Rectangular Accessibility for Super-Parallel Video Processing |
サブタイトル(和) | |
キーワード(1)(和/英) | 矩形アクセス / Rectangular access |
キーワード(2)(和/英) | 低消費電力 / Low power |
キーワード(3)(和/英) | Xデコーダ共有 / Merged X-decoder |
キーワード(4)(和/英) | ローカル語線選択 / local word line select |
第 1 著者 氏名(和/英) | 村地 勇一郎 / Yuichiro MURACHI |
第 1 著者 所属(和/英) | 神戸大学工学部 Faculty of Engineering, Kobe University |
第 2 著者 氏名(和/英) | 宮越 純一 / Junichi MIYAKOSHI |
第 2 著者 所属(和/英) | 神戸大学工学部 Faculty of Engineering, Kobe University |
第 3 著者 氏名(和/英) | 上農 哲也 / Tetsuya KAMINO |
第 3 著者 所属(和/英) | 神戸大学工学部 Faculty of Engineering, Kobe University |
第 4 著者 氏名(和/英) | 川口 博 / Hiroshi KAWAGUCHI |
第 4 著者 所属(和/英) | 神戸大学工学部 Faculty of Engineering, Kobe University |
第 5 著者 氏名(和/英) | 吉本 雅彦 / Masahiko YOSHIMOTO |
第 5 著者 所属(和/英) | 神戸大学工学部 Faculty of Engineering, Kobe University |
発表年月日 | 2007-12-13 |
資料番号 | ICD2007-128 |
巻番号(vol) | vol.107 |
号番号(no) | 382 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |