講演名 | 2007-12-13 シリアルATA用自動キャリブレーション機能付きスペクトラム拡散クロック発生器(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ)) 川本 高司, 能登 隆行, 稲由 宏光, 高橋 智明, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 高周波リミッタを持つ低ジッタVCOとVCOゲインの自動キャリブレーション技術を備えたスペクトラム拡散クロック発生器(SSCG)を開発した.SSCGの誤動作を防ぐために開発したVCOの高周波リミット方式は,従来方式に比べてジッタを低くすることが可能となった.これは,ロック中に動作するMOSの数を従来に比べて大幅に減らすことを可能としたことによる.自動キャリブレーション技術は,プロセスばらつきによるループ帯域の変動から出力ジッタとEMI抑圧量の特性が劣化することを防ぐ.開発した自動キャリブレーションは,VCOゲインと最高出力周波数を自動的に調整する機能である.この自動キャリブレーション機能を搭載したシリアルATA用SSCGを0.13μmCMOSプロセスで試作した.1.5GHz出力クロックの250サイクルジッタは,自動キャリブレーションをすることで,ジッタばらつきが2.1-7.8psから1.9-3.3psに低減した.また,EMI抑圧量は10.OdBを逹成したので報告する. |
抄録(英) | An low jitter voltage-controlled oscillator (VCO) with high-frequency-limiter and an auto-calibration technique suitable for this VCO was developed for a spread-spectrum clock generator (SSCG). The high-frequency-limiter prevents the SSCG from going into an unlocked state. The proposed VCO achieved far less jitter than a conventional one because a proposed structure has less operating MOSs. The auto-calibration technique prevents the SSCG from degrading a performance caused by a process variation by controlling VCO gain and maximum output frequency. The auto-calibration SSCG was fabricated in a 0.13-μm CMOS process fro Serial-ATA applications. The variation in the rms jitter at 1.5GHz with spread-spectrum clocking (SSC) is improved from 2.1-7.8 ps to 1.9-3.3 ps and the EMI reduction is achieved 10.0dBm by the auto-calibration technique. |
キーワード(和) | PLL / Σ△変調器 / スプレッドスペクトラム / シリアルATA / EMI / オートキャリブレーション |
キーワード(英) | PLL / Σ△ Modulator / Spread Spectrum / Serial ATA / EMI / Auto-calibaration |
資料番号 | ICD2007-125 |
発行日 |
研究会情報 | |
研究会 | ICD |
---|---|
開催期間 | 2007/12/6(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Integrated Circuits and Devices (ICD) |
---|---|
本文の言語 | JPN |
タイトル(和) | シリアルATA用自動キャリブレーション機能付きスペクトラム拡散クロック発生器(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ)) |
サブタイトル(和) | |
タイトル(英) | Low jitter and Large-EMI-reduction Spread-spectrum Clock Generator with Auto-calibration for Serial-ATA Application |
サブタイトル(和) | |
キーワード(1)(和/英) | PLL / PLL |
キーワード(2)(和/英) | Σ△変調器 / Σ△ Modulator |
キーワード(3)(和/英) | スプレッドスペクトラム / Spread Spectrum |
キーワード(4)(和/英) | シリアルATA / Serial ATA |
キーワード(5)(和/英) | EMI / EMI |
キーワード(6)(和/英) | オートキャリブレーション / Auto-calibaration |
第 1 著者 氏名(和/英) | 川本 高司 / Takashi KAWAMOTO |
第 1 著者 所属(和/英) | (株)日立製作所中央研究所 Central Research Lab., Hitachi Ltd. |
第 2 著者 氏名(和/英) | 能登 隆行 / Takayuki NOTO |
第 2 著者 所属(和/英) | (株)ルネサステクノロジ Renesas Technology Corp |
第 3 著者 氏名(和/英) | 稲由 宏光 / Yoshimitsu INADA |
第 3 著者 所属(和/英) | (株)ルネサステクノロジ Renesas Technology Corp |
第 4 著者 氏名(和/英) | 高橋 智明 / Tomoaki TAKAHASHI |
第 4 著者 所属(和/英) | (株)ルネサステクノロジ Renesas Technology Corp |
発表年月日 | 2007-12-13 |
資料番号 | ICD2007-125 |
巻番号(vol) | vol.107 |
号番号(no) | 382 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |