講演名 2007-09-21
Pipeline MD5 Implementations on FPGA with Data Forwarding
,
PDFダウンロードページ PDFダウンロードページへ
抄録(和)
抄録(英) The hash algorithm or message digest algorithm such as SHA and MD5 are used to generate a unique message digest for an arbitrary message. This paper describes 3 stages pipeline MD5 implementations on FPGA. This work removes the data dependency of a single step inside the main loop of the MD5 algorithm by data forwarding methodology, and breaks the computation into 3 pipeline stages. Two implementations without/with BRAM are given. They occupy 1010 and 885 hardware slices on Xilinx Vertex-II XC2V4000-6 FPGA chip, and achieve 700 Mbps and 746 Mbps, respectively.
キーワード(和)
キーワード(英) MD5 algorithm / Pipeline / Data dependency / Data forwarding / FPGA / BRAM
資料番号 RECONF2007-27
発行日

研究会情報
研究会 RECONF
開催期間 2007/9/13(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Reconfigurable Systems (RECONF)
本文の言語 ENG
タイトル(和)
サブタイトル(和)
タイトル(英) Pipeline MD5 Implementations on FPGA with Data Forwarding
サブタイトル(和)
キーワード(1)(和/英) / MD5 algorithm
第 1 著者 氏名(和/英) / Anh Tuan HOANG
第 1 著者 所属(和/英)
Department of VLSI System Design, Ritsumeikan University
発表年月日 2007-09-21
資料番号 RECONF2007-27
巻番号(vol) vol.107
号番号(no) 225
ページ範囲 pp.-
ページ数 6
発行日