講演名 | 2007-09-21 SoPCをベースとした組込みシステムのハードウェア/ソフトウェア分割手法(設計・最適化技術) 島田 健市, 福士 将, 堀口 進, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 本研究では, SoPC (System on a Programmable Chip)により実装される組込みシステム向けのハードウェア/ソフトウェア分割モデルを提案する. SoPCではソフトプロセッサの機能を自由にカスタマイズすることが可能であることに着目し,ソフトプロセッサのカスタム命令としてハードウェアを組込み実装する, SoPCに特有なハードウェア実装法を導入する.これにより,チップ面積,実行時間に関して効率の良い組込みシステムを生成することを可能としている.また,大規模なシステムを高速に分割するために,ベンチマークシミュレーションの分割結果からルールを抽出した,優先順位に基づく高速分割法を提案する.ベンチマークを用いた分割シミュレーションにより,従来の分割手法と比較して,より高速なシステムを少ないハードウェアで実現可能なことを示す. |
抄録(英) | This paper proposes a novel hardware/software partitioning model for SoPC (System on a Programmable Chip) based embedded systems. Considering the property that the function of a soft processor is customizable in SoPC, our proposed model introduces custom instruction as a new context of hardware implementation. This model allows to generate efficient embedded systems in terms of chip area and processing time. For large scale embedded systems, we also propose a fast partitioning method based on a priority order. It is demonstrated on several benchmarks that the proposed model generates faster and smaller systems than the previous model. |
キーワード(和) | 組込みシステム設計 / ハードウェア/ソフトウェア分割 / SoPC / ソフトプロセッサ / カスタム命令 |
キーワード(英) | Embedded System Design / Hardware/Software Partitioning / SoPC / Soft Processor / Custom Instruction |
資料番号 | RECONF2007-23 |
発行日 |
研究会情報 | |
研究会 | RECONF |
---|---|
開催期間 | 2007/9/13(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | Reconfigurable Systems (RECONF) |
---|---|
本文の言語 | JPN |
タイトル(和) | SoPCをベースとした組込みシステムのハードウェア/ソフトウェア分割手法(設計・最適化技術) |
サブタイトル(和) | |
タイトル(英) | Hardware/Software Partitioning for SoPC based Embedded Systems |
サブタイトル(和) | |
キーワード(1)(和/英) | 組込みシステム設計 / Embedded System Design |
キーワード(2)(和/英) | ハードウェア/ソフトウェア分割 / Hardware/Software Partitioning |
キーワード(3)(和/英) | SoPC / SoPC |
キーワード(4)(和/英) | ソフトプロセッサ / Soft Processor |
キーワード(5)(和/英) | カスタム命令 / Custom Instruction |
第 1 著者 氏名(和/英) | 島田 健市 / Kenichi SHIMADA |
第 1 著者 所属(和/英) | NECエレクトロニクス株式会社システムASIC事業部 System ASIC Division, NEC Electronics Corporation |
第 2 著者 氏名(和/英) | 福士 将 / Masaru FUKUSHI |
第 2 著者 所属(和/英) | 東北大学大学院情報科学研究科 Graduate School of Information Science, Tohoku University |
第 3 著者 氏名(和/英) | 堀口 進 / Susumu HORIGUCHI |
第 3 著者 所属(和/英) | 東北大学大学院情報科学研究科 Graduate School of Information Science, Tohoku University |
発表年月日 | 2007-09-21 |
資料番号 | RECONF2007-23 |
巻番号(vol) | vol.107 |
号番号(no) | 225 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |