講演名 2007/5/4
ハイレベルフロアプランシステムにおける電源配線最適化手法の提案(微細化関連技術,システム設計及び一般)
林 孝之, 川上 善之, 福井 正博,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 近年の半導体における微細化技術の発展により,IRドロップ,エレクトロマイグレーション(以降EMと呼ぶ)といった物理現象がVLSIに与える影響は大きな問題となっており、電源配線最適化の重要性が増している.電源配線最適化のためには,配線幅の最適化だけでなく,デキャップリング容量の挿入が重要であるが、デキャップリング容量の挿入にはチップ面積の増加を伴うため,詳細の配置配線が終了した段階では困難である.著者らは,電源配線に対するアプローチとして、フロアプランのレベルにおいて,粗い抽象化された概略の配線幅とデキャップリング容量の挿入を行い,チップ歩留まりや製造コストを考えたトレードオフ解析を行う方法を検討し,簡単な試行実験をおこなったので報告する.
抄録(英) Recent rapid growth of the narrow and fine patterning technology faces many difficulties of power grid design , e.g. IR drop, electro migration. Not only the wire width optimization, but also the placement optimization of decupling capacitances is effective for the power grid optimization problem. However, the insertions of the decupling capacitance cause the increase of size of the blocks in the chip. It is hard to analyze the trade-off after the detail placement and routing optimization. Authors propose an approach to do the optimization in the phase of floorplanning and deals with trade-off analysis between the chip cost by area increase and stabilization of circuit behavior of the power and grid. Rough ideas and small experimental results are discussed.
キーワード(和) 電池駆動システム / 低電力 / 電源最適化 / 電池モデル
キーワード(英) system operated by batteries / low power / power dissipation model / battery model
資料番号 VD2007-15
発行日

研究会情報
研究会 VLD
開催期間 2007/5/4(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 VLSI Design Technologies (VLD)
本文の言語 JPN
タイトル(和) ハイレベルフロアプランシステムにおける電源配線最適化手法の提案(微細化関連技術,システム設計及び一般)
サブタイトル(和)
タイトル(英) An algorithm of power grid optimization for high-level floorplan
サブタイトル(和)
キーワード(1)(和/英) 電池駆動システム / system operated by batteries
キーワード(2)(和/英) 低電力 / low power
キーワード(3)(和/英) 電源最適化 / power dissipation model
キーワード(4)(和/英) 電池モデル / battery model
第 1 著者 氏名(和/英) 林 孝之 / Takayuki HAYASHI
第 1 著者 所属(和/英) 立命館大学大学院理工学研究科
Graduate School of Science and Engineering, Ritsumeikan Unversity
第 2 著者 氏名(和/英) 川上 善之 / Yoshiyuki KAWAKAMI
第 2 著者 所属(和/英) 立命館大学大学院理工学研究科
Graduate School of Science and Engineering, Ritsumeikan Unversity
第 3 著者 氏名(和/英) 福井 正博 / Masahiro FUKUI
第 3 著者 所属(和/英) 立命館大学電気情報デザイン学科
College of Science and Engineering, Ritsumeikan Unversity
発表年月日 2007/5/4
資料番号 VD2007-15
巻番号(vol) vol.107
号番号(no) 32
ページ範囲 pp.-
ページ数 6
発行日