講演名 2007-05-31
情報家電用マルチコアSMP実行モードにおけるマルチグレイン並列処理(マルチコア,集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
間瀬 正啓, 馬場 大介, 長山 晴美, 田野 裕秋, 益浦 健, 宮本 孝道, 白子 準, 中野 啓史, 木村 啓二, 亀井 達也, 服部 俊洋, 長谷川 淳, 伊藤 雅樹, 佐藤 真琴, 内山 邦男, 小高 俊彦, 笠原 博徳,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) 現在,ゲーム,カーナビゲーションシステム,デジタルTV,携帯電話等の情報家電機器を始め,PCからスーパーコンピュータに至る,多くの情報機器でマルチコアプロセッサ採用の動きが進んでいる.本稿では,制約付きC言語で記述されたメディア処理等のプログラムをOSCARマルチグレイン自動並列化コンパイラにより並列化し,NEDO"リアルタイム情報家電用マルチコア技術の研究開発"プロジェクトの一環でOSCAR標準マルチコアメモリアーキテクチャに基づき株式会社ルネサルテクノロジ,株式会社日立製作所により開発されたSH-4A(SH-X3)コアを4コア集積した情報家電用マルチコアプロセッサRP1上でSMPモード実行時の性能評価を行った.評価の結果AACオーディオエンコーダで4コア使用時に1コア使用時の3.34倍の速度向上が得られた.
抄録(英) Currently, multicore processors are becoming ubiquitous in various computing domains, namely consumer electronics such as games, car navigation systems and mobile phones, PCs, and supercomputers. This paper describes parallelization of media processing programs written in restricted C language by OSCAR multigrain parallelizing compiler and SMP processing performance on RP1 4-core SH-4A (SH-X3) multicore processor developed by Renesas Technology Corp. and Hitachi, Ltd. based on standard OSCAR multicore memory architecture as a part of NEDO "Research and Development of Multicore Technology for Real Time Consumer Electronics Project". Performance evaluation shows OSCAR compiler achieved 3.34 times speedup using 4 cores against using 1 core for AAC audio encoder.
キーワード(和) マルチコア / マルチグレイン並列処理 / 自動並列化 / コンパイラ / 情報家電
キーワード(英) Multicore / Multigrain parallel processing / Automatic parallelization / Compiler / Consumer electronics
資料番号 ICD2007-21
発行日

研究会情報
研究会 ICD
開催期間 2007/5/24(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Integrated Circuits and Devices (ICD)
本文の言語 JPN
タイトル(和) 情報家電用マルチコアSMP実行モードにおけるマルチグレイン並列処理(マルチコア,集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
サブタイトル(和)
タイトル(英) Multigrain Parallel Processing in SMP Execution Mode on a Multicore for Consumer Electronics
サブタイトル(和)
キーワード(1)(和/英) マルチコア / Multicore
キーワード(2)(和/英) マルチグレイン並列処理 / Multigrain parallel processing
キーワード(3)(和/英) 自動並列化 / Automatic parallelization
キーワード(4)(和/英) コンパイラ / Compiler
キーワード(5)(和/英) 情報家電 / Consumer electronics
第 1 著者 氏名(和/英) 間瀬 正啓 / Masayoshi MASE
第 1 著者 所属(和/英) 早稲田大学情報理工学科
Department of Computer Science, Waseda University
第 2 著者 氏名(和/英) 馬場 大介 / Daisuke BABA
第 2 著者 所属(和/英) 早稲田大学情報理工学科
Department of Computer Science, Waseda University
第 3 著者 氏名(和/英) 長山 晴美 / Harumi NAGAYAMA
第 3 著者 所属(和/英) 早稲田大学情報理工学科
Department of Computer Science, Waseda University
第 4 著者 氏名(和/英) 田野 裕秋 / Hiroaki TANO
第 4 著者 所属(和/英) 早稲田大学情報理工学科
Department of Computer Science, Waseda University
第 5 著者 氏名(和/英) 益浦 健 / Takeshi MASUURA
第 5 著者 所属(和/英) 早稲田大学情報理工学科
Department of Computer Science, Waseda University
第 6 著者 氏名(和/英) 宮本 孝道 / Takamichi MIYAMOTO
第 6 著者 所属(和/英) 早稲田大学情報理工学科
Department of Computer Science, Waseda University
第 7 著者 氏名(和/英) 白子 準 / Jun SHIRAKO
第 7 著者 所属(和/英) 早稲田大学情報理工学科
Department of Computer Science, Waseda University
第 8 著者 氏名(和/英) 中野 啓史 / Hirofumi NAKANO
第 8 著者 所属(和/英) 早稲田大学情報理工学科
Department of Computer Science, Waseda University
第 9 著者 氏名(和/英) 木村 啓二 / Keiji KIMURA
第 9 著者 所属(和/英) 早稲田大学情報理工学科
Department of Computer Science, Waseda University
第 10 著者 氏名(和/英) 亀井 達也 / Tatsuya KAMEI
第 10 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corp.
第 11 著者 氏名(和/英) 服部 俊洋 / Toshihiro HATTORI
第 11 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corp.
第 12 著者 氏名(和/英) 長谷川 淳 / Atsushi HASEGAWA
第 12 著者 所属(和/英) 株式会社ルネサステクノロジ
Renesas Technology Corp.
第 13 著者 氏名(和/英) 伊藤 雅樹 / Masaki ITO
第 13 著者 所属(和/英) 株式会社日立製作所
Hitachi, Ltd.
第 14 著者 氏名(和/英) 佐藤 真琴 / Makoto SATO
第 14 著者 所属(和/英) 株式会社日立製作所
Hitachi, Ltd.
第 15 著者 氏名(和/英) 内山 邦男 / Kunio UCHIYAMA
第 15 著者 所属(和/英) 株式会社日立製作所
Hitachi, Ltd.
第 16 著者 氏名(和/英) 小高 俊彦 / Toshihiko ODAKA
第 16 著者 所属(和/英) 株式会社日立製作所
Hitachi, Ltd.
第 17 著者 氏名(和/英) 笠原 博徳 / Hironori KASAHARA
第 17 著者 所属(和/英) 早稲田大学情報理工学科
Department of Computer Science, Waseda University
発表年月日 2007-05-31
資料番号 ICD2007-21
巻番号(vol) vol.107
号番号(no) 76
ページ範囲 pp.-
ページ数 6
発行日