講演名 2007-03-09
PAPRを低減するサブキャリア位相ホッピングを用いたMIMO-OFDM送信機のFPGA実装(移動通信ワークショップ)
泉 潤吾, 須山 聡, 鈴木 博, 府川 和彦,
PDFダウンロードページ PDFダウンロードページへ
抄録(和) MIMO-OFDM伝送におけるサブキャリア位相ホッピング空間分割多重(SPH-SDM)は,誤り訂正符号により得られる周波数ダイバーシチ利得を向上させることで伝送特性を改善する.また,SPH-SDM において複数の位相ホッピング・パターンを用意し,ピーク対平均電力比(PAPR)を最も低減するパターンを選択するSPH-SLM が提案されている.しかしながら, SPH-SLMのハードウェアによるリアルタイム検証は行われていない.本報告では,PAPRを低減するSPH-SLM送信機をFPGAに実装し,その性能や回路規模について明らかにする.実装した送信機は,無線LAN802.11a仕様に準拠した送信アンテナ2本のSPH-SLM送信機であり,並列に配置された32個のIFFTを用いて16個の位相パターンから最適なパターンをリアルタイムに選択する.実装の妥当性を検証するため,送信信号波形におけるPAPRの分布をFPGAボードから取得し,大幅にピークを低減できることを明らかにする.実装した送信機は最大で80MHzのクロックでの動作が保証されており,64QAMでは,伝送レート432Mbpsまでリアルタイムに動作可能である.
抄録(英) Space division multiplexing with subcarrier-phase hopping (SPH-SDM) for MIMO-OFDM can improve the transmission performance by increasing the frequency diversity gain due to channel coding. Furthermore, SPH-SLM limits the number of phase hopping patterns for SPH-SDM and selects the pattern to minimize the peak to average power ratio (PAPR). However, the real-time operation of SPH-SLM has not be verified by hardware. This report shows that the SPH-SLM transmitter for reducing PAPR can be implemented in FPGA logic, and describes both the configuration and the circuit size of the transmitter. The implemented SPH-SLM transmitter with two transmit antennas follows the wireless LAN 802.11a specification, and can select the optimum pattern from 16 phase patterns in real time by using 32 parallelly arranged IFFTs. To verify the validity of the implementation, a PAPR distribution of the transmitted signal waveform is obtained from the FPGA board, and it is demonstrated that SPH-SLM can drastically reduce the peak. The implemented transmitter is guaranteed to operate with the maximum clock frequency of 80 MHz, and thus employing 64QAM modulation results in the maximum transmission rate of 432 Mbps in real-time.
キーワード(和) 移動通信 / MIMO-OFDM / PAPR / SLM / 位相ホッピング / FPGA
キーワード(英) Mobile communication / MIMO-OFDM / PAPR / SLM / phase-hopping / FPGA
資料番号 RCS2006-275
発行日

研究会情報
研究会 RCS
開催期間 2007/2/28(から1日開催)
開催地(和)
開催地(英)
テーマ(和)
テーマ(英)
委員長氏名(和)
委員長氏名(英)
副委員長氏名(和)
副委員長氏名(英)
幹事氏名(和)
幹事氏名(英)
幹事補佐氏名(和)
幹事補佐氏名(英)

講演論文情報詳細
申込み研究会 Radio Communication Systems (RCS)
本文の言語 JPN
タイトル(和) PAPRを低減するサブキャリア位相ホッピングを用いたMIMO-OFDM送信機のFPGA実装(移動通信ワークショップ)
サブタイトル(和)
タイトル(英) FPGA Implementation of MIMO-OFDM Transmitter Employing Subcarrier-Phase Hopping for PAPR Reduction
サブタイトル(和)
キーワード(1)(和/英) 移動通信 / Mobile communication
キーワード(2)(和/英) MIMO-OFDM / MIMO-OFDM
キーワード(3)(和/英) PAPR / PAPR
キーワード(4)(和/英) SLM / SLM
キーワード(5)(和/英) 位相ホッピング / phase-hopping
キーワード(6)(和/英) FPGA / FPGA
第 1 著者 氏名(和/英) 泉 潤吾 / Jungo IZUMI
第 1 著者 所属(和/英) 東京工業大学
Tokyo Institute of Technology
第 2 著者 氏名(和/英) 須山 聡 / Satoshi SUYAMA
第 2 著者 所属(和/英) 東京工業大学
Tokyo Institute of Technology
第 3 著者 氏名(和/英) 鈴木 博 / Hiroshi SUZUKI
第 3 著者 所属(和/英) 東京工業大学
Tokyo Institute of Technology
第 4 著者 氏名(和/英) 府川 和彦 / Kazuhiko FUKAWA
第 4 著者 所属(和/英) 東京工業大学
Tokyo Institute of Technology
発表年月日 2007-03-09
資料番号 RCS2006-275
巻番号(vol) vol.106
号番号(no) 555
ページ範囲 pp.-
ページ数 4
発行日