講演名 | 2007-03-08 高位記述言語を用いた画像処理向けディジタルシステム設計の効率化手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI) 井上 諭, 橋詰 大毅, 泉 知諭, 福井 正博, |
---|---|
PDFダウンロードページ | PDFダウンロードページへ |
抄録(和) | 大規模化・複雑化の一途をたどるシステムの設計生産性を向上するために,より抽象度の高い動作記述から回路を自動合成する高位合成システムの研究開発が進められ,実用化段階に入りつつある.高位合成により回路設計の利点は大局的アーキテクチャ探索にある.しかしながら,合成ツールを使いこなすことが難しく,また最適化設計方法論も確立されておらず,それらが実用化への障壁となっている.筆者らの目的は,具体的な設計事例の積み重ねから設計方法論を体系化し,高位合成システムを用いたアーキテクチャ最適化設計戦略を確立することにある.本稿では2次元離散ウェーブレット変換回路について,記述変更にともなうアーキテクチャの改良,性能最適化について,実験をおこなった.高位合成を用いた回路性能向上のためのアーキテクチャ探索の戦略をまとめる. |
抄録(英) | Higher abstraction design has been highly required so that a human can focus on intelligent part of design by making computers do boring but time consuming jobs. This paper discusses 'the usefulness and problems of C base design by high-level synthesis,' and 'how to write the C code to generate a better hardware,' by using an example of architecture exploration fo 2-dimensional discrete wavelet transform which is often used for image processing. Experimental results show the efficiency improvement. |
キーワード(和) | Cベース設計 / システム設計 / 高位合成 / 離散ウェーブレット変換 |
キーワード(英) | C base design / System design / high-level synthesis / discrete wavelet transform |
資料番号 | VLD2006-123,ICD2006-214 |
発行日 |
研究会情報 | |
研究会 | VLD |
---|---|
開催期間 | 2007/3/1(から1日開催) |
開催地(和) | |
開催地(英) | |
テーマ(和) | |
テーマ(英) | |
委員長氏名(和) | |
委員長氏名(英) | |
副委員長氏名(和) | |
副委員長氏名(英) | |
幹事氏名(和) | |
幹事氏名(英) | |
幹事補佐氏名(和) | |
幹事補佐氏名(英) |
講演論文情報詳細 | |
申込み研究会 | VLSI Design Technologies (VLD) |
---|---|
本文の言語 | JPN |
タイトル(和) | 高位記述言語を用いた画像処理向けディジタルシステム設計の効率化手法(プロセッサ合成/高位合成,システムオンシリコン設計技術並びにこれを活用したVLSI) |
サブタイトル(和) | |
タイトル(英) | An deeicien design methodology for digital system of image processing by high level description language |
サブタイトル(和) | |
キーワード(1)(和/英) | Cベース設計 / C base design |
キーワード(2)(和/英) | システム設計 / System design |
キーワード(3)(和/英) | 高位合成 / high-level synthesis |
キーワード(4)(和/英) | 離散ウェーブレット変換 / discrete wavelet transform |
第 1 著者 氏名(和/英) | 井上 諭 / Satoru INOUE |
第 1 著者 所属(和/英) | 立命館大学大学院理工学研究科情報システム学専攻 Department of Infromation Science and Systems Engineering, Ritusmeikan University |
第 2 著者 氏名(和/英) | 橋詰 大毅 / Taiki HASHIZUME |
第 2 著者 所属(和/英) | 立命館大学理工学部電気電子工学科 Department of Electrical and Electronic Engineering, Ritsumeikan University |
第 3 著者 氏名(和/英) | 泉 知諭 / Tomonori IZUMI |
第 3 著者 所属(和/英) | 立命館大学理工学部電子情報デザイン学科 Department of VLSI System Design, Ritsumeikan University |
第 4 著者 氏名(和/英) | 福井 正博 / Masahiro FUKUI |
第 4 著者 所属(和/英) | 立命館大学理工学部電子情報デザイン学科 Department of VLSI System Design, Ritsumeikan University |
発表年月日 | 2007-03-08 |
資料番号 | VLD2006-123,ICD2006-214 |
巻番号(vol) | vol.106 |
号番号(no) | 548 |
ページ範囲 | pp.- |
ページ数 | 6 |
発行日 |